| TÃtulo : |
Analog Integrated Circuit Design Automation : Placement, Routing and Parasitic Extraction Techniques |
| Tipo de documento: |
documento electrónico |
| Autores: |
Martins, Ricardo, Autor ; Lourenço, Nuno, Autor ; Horta, Nuno, Autor |
| Mención de edición: |
1 ed. |
| Editorial: |
[s.l.] : Springer |
| Fecha de publicación: |
2017 |
| Número de páginas: |
XVI, 207 p. 108 ilustraciones, 79 ilustraciones en color. |
| ISBN/ISSN/DL: |
978-3-319-34060-9 |
| Nota general: |
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. |
| Palabras clave: |
Circuitos electrónicos Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación |
| Ãndice Dewey: |
6.213.815 |
| Resumen: |
Este libro presenta a los lectores una variedad de herramientas para la automatización del diseño de diseños analógicos. Después de analizar el problema de la ubicación y el enrutamiento en la automatización del diseño electrónico (EDA), los autores analizan una variedad de herramientas de generación automática de diseños, asà como los avances más recientes en el dimensionamiento de circuitos analógicos con reconocimiento del diseño. La discusión incluye diferentes métodos para la colocación automática (un Placer basado en plantillas y un Placer basado en optimización), un Enrutador completamente automático y un Extractor Parasitario basado en empÃrico. Los conceptos y algoritmos de todos los módulos se describen detalladamente, lo que permite a los lectores reproducir las metodologÃas, mejorar la calidad de sus diseños o utilizarlos como punto de partida para una nueva herramienta. Todos los métodos descritos se aplican a ejemplos prácticos para un proceso de diseño de 130 nm, asà como a conjuntos de referencia de ubicación y enrutamiento. Presenta a los lectores la combinación jerárquica de frentes de colocaciones de Pareto; Presenta enrutamiento consciente de la electromigración con estructuras de terminales multipuerto multicapa; Incluye un enrutador evolutivo detallado, multiobjetivo y con múltiples restricciones; Permite la extracción de parásitos realizada sobre un diseño semiacabado. |
| Nota de contenido: |
1 Introduction -- 2 State-of-the-Art on Analog Layout Automation -- 3 AIDA-L: Architecture and Integration -- 4 Template-based Placer -- 5 Optimization-based Placer -- 6 Fully-Automatic Router -- 7 Empirical-based Parasitic Extractor -- 8 Experimental Results -- 9 Conclusions and Future Work. |
| En lÃnea: |
https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] |
| Link: |
https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i |
Analog Integrated Circuit Design Automation : Placement, Routing and Parasitic Extraction Techniques [documento electrónico] / Martins, Ricardo, Autor ; Lourenço, Nuno, Autor ; Horta, Nuno, Autor . - 1 ed. . - [s.l.] : Springer, 2017 . - XVI, 207 p. 108 ilustraciones, 79 ilustraciones en color. ISBN : 978-3-319-34060-9 Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
| Palabras clave: |
Circuitos electrónicos Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación |
| Ãndice Dewey: |
6.213.815 |
| Resumen: |
Este libro presenta a los lectores una variedad de herramientas para la automatización del diseño de diseños analógicos. Después de analizar el problema de la ubicación y el enrutamiento en la automatización del diseño electrónico (EDA), los autores analizan una variedad de herramientas de generación automática de diseños, asà como los avances más recientes en el dimensionamiento de circuitos analógicos con reconocimiento del diseño. La discusión incluye diferentes métodos para la colocación automática (un Placer basado en plantillas y un Placer basado en optimización), un Enrutador completamente automático y un Extractor Parasitario basado en empÃrico. Los conceptos y algoritmos de todos los módulos se describen detalladamente, lo que permite a los lectores reproducir las metodologÃas, mejorar la calidad de sus diseños o utilizarlos como punto de partida para una nueva herramienta. Todos los métodos descritos se aplican a ejemplos prácticos para un proceso de diseño de 130 nm, asà como a conjuntos de referencia de ubicación y enrutamiento. Presenta a los lectores la combinación jerárquica de frentes de colocaciones de Pareto; Presenta enrutamiento consciente de la electromigración con estructuras de terminales multipuerto multicapa; Incluye un enrutador evolutivo detallado, multiobjetivo y con múltiples restricciones; Permite la extracción de parásitos realizada sobre un diseño semiacabado. |
| Nota de contenido: |
1 Introduction -- 2 State-of-the-Art on Analog Layout Automation -- 3 AIDA-L: Architecture and Integration -- 4 Template-based Placer -- 5 Optimization-based Placer -- 6 Fully-Automatic Router -- 7 Empirical-based Parasitic Extractor -- 8 Experimental Results -- 9 Conclusions and Future Work. |
| En lÃnea: |
https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] |
| Link: |
https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i |
|  |