| TÃtulo : |
28th IFIP WG 10.5/IEEE International Conference on Very Large Scale Integration, VLSI-SoC 2020, Salt Lake City, UT, USA, October 6–9, 2020, Revised and Extended Selected Papers |
| Tipo de documento: |
documento electrónico |
| Autores: |
Calimera, Andrea, ; Gaillardon, Pierre-Emmanuel, ; Korgaonkar, Kunal, ; Kvatinsky, Shahar, ; Reis, Ricardo, |
| Mención de edición: |
1 ed. |
| Editorial: |
[s.l.] : Springer |
| Fecha de publicación: |
2021 |
| Número de páginas: |
XVIII, 364 p. 209 ilustraciones, 139 ilustraciones en color. |
| ISBN/ISSN/DL: |
978-3-030-81641-4 |
| Nota general: |
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. |
| Palabras clave: |
IngenierÃa Informática Red de computadoras Microprogramación Equipos de entrada y salida de computadora Software de la aplicacion IngenierÃa Informática y Redes Estructuras de control y microprogramación Entrada/Salida y Comunicaciones de Datos Aplicaciones informáticas y de sistemas de información |
| Ãndice Dewey: |
621.39 Ciencia de los computadores (Ingenieria de computadores) |
| Resumen: |
Este libro contiene versiones ampliadas y revisadas de los mejores artÃculos presentados en la 28.ª Conferencia Internacional IFIP WG 10.5/IEEE sobre Integración a Muy Gran Escala, VLSI-SoC 2020, celebrada en Salt Lake City, UT, EE. UU., en octubre de 2020.* El 16 Los artÃculos completos incluidos en este volumen fueron cuidadosamente revisados ​​y seleccionados entre los 38 artÃculos (de 74 presentaciones) presentados en la conferencia. Los artÃculos analizan los últimos resultados y desarrollos académicos e industriales, asà como las tendencias futuras en el campo del diseño de sistemas en chips (SoC), considerando los desafÃos de las tecnologÃas de fabricación emergentes, de última generación y de nanoescala. En particular, abordan campos de investigación de vanguardia como el diseño de RF de bajo consumo, circuitos analógicos y de señal mixta, herramientas EDA para la sÃntesis y verificación de SoC heterogéneos, aceleradores para criptografÃa y aprendizaje profundo y sistemas de interconexión en chip, confiabilidad y pruebas e integración de 3D-IC. *La conferencia se realizó de manera virtual. |
| Nota de contenido: |
Low-Power High-Speed ADCs for ADC-Based Wireline Receivers in 22nm FDSOI -- A 125 pJ/b Mixed-Mode MCMC MIMO Detector with Relaxed DSP -- Low Power Current-Mode Relaxation Oscillators for Temperature and Supply Voltage Monitoring -- Fully-Autonomous SoC Synthesis using Customizable Cell-Based Analog and Mixed-signal Circuits Generation -- Assessing the Configuration Space of the Open Source NVDLA Deep Learning Accelerator on a Mainstream MPSoC Platform -- SAT-Based Mapping of Data-Flow Graph onto Coarse-Grained Reconfigurable Array -- Learning Based Timing Closure on Relative Timed Design -- Multilevel Signalling for High-Speed Chiplet-to-Chiplet Communication -- From Informal Specifications to an ABV Framework for Industrial Firmware Verification -- Modular Functional Testing: Targeting the Small Embedded Memories in GPUs -- RAT: A Lightweight Architecture Independent System-level Soft Error Mitigation Technique -- SANSCrypt: Sporadic-Authentication-Based Sequential Logic Encryption -- 3D Nanofabric: Layout Challenges and Solutions for Ultra-Scaled Logic Designs -- 3D Logic Cells Design and Results Based on Vertical NWFET Technology Including Tied Compact Model -- Statistical Array Allocation and Partitioning for Compute In-Memory Fabrics -- A Technology Backward-Compatible Compilation Flow for Processing-In-Memory. |
| En lÃnea: |
https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] |
| Link: |
https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i |
28th IFIP WG 10.5/IEEE International Conference on Very Large Scale Integration, VLSI-SoC 2020, Salt Lake City, UT, USA, October 6–9, 2020, Revised and Extended Selected Papers [documento electrónico] / Calimera, Andrea, ; Gaillardon, Pierre-Emmanuel, ; Korgaonkar, Kunal, ; Kvatinsky, Shahar, ; Reis, Ricardo, . - 1 ed. . - [s.l.] : Springer, 2021 . - XVIII, 364 p. 209 ilustraciones, 139 ilustraciones en color. ISBN : 978-3-030-81641-4 Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
| Palabras clave: |
IngenierÃa Informática Red de computadoras Microprogramación Equipos de entrada y salida de computadora Software de la aplicacion IngenierÃa Informática y Redes Estructuras de control y microprogramación Entrada/Salida y Comunicaciones de Datos Aplicaciones informáticas y de sistemas de información |
| Ãndice Dewey: |
621.39 Ciencia de los computadores (Ingenieria de computadores) |
| Resumen: |
Este libro contiene versiones ampliadas y revisadas de los mejores artÃculos presentados en la 28.ª Conferencia Internacional IFIP WG 10.5/IEEE sobre Integración a Muy Gran Escala, VLSI-SoC 2020, celebrada en Salt Lake City, UT, EE. UU., en octubre de 2020.* El 16 Los artÃculos completos incluidos en este volumen fueron cuidadosamente revisados ​​y seleccionados entre los 38 artÃculos (de 74 presentaciones) presentados en la conferencia. Los artÃculos analizan los últimos resultados y desarrollos académicos e industriales, asà como las tendencias futuras en el campo del diseño de sistemas en chips (SoC), considerando los desafÃos de las tecnologÃas de fabricación emergentes, de última generación y de nanoescala. En particular, abordan campos de investigación de vanguardia como el diseño de RF de bajo consumo, circuitos analógicos y de señal mixta, herramientas EDA para la sÃntesis y verificación de SoC heterogéneos, aceleradores para criptografÃa y aprendizaje profundo y sistemas de interconexión en chip, confiabilidad y pruebas e integración de 3D-IC. *La conferencia se realizó de manera virtual. |
| Nota de contenido: |
Low-Power High-Speed ADCs for ADC-Based Wireline Receivers in 22nm FDSOI -- A 125 pJ/b Mixed-Mode MCMC MIMO Detector with Relaxed DSP -- Low Power Current-Mode Relaxation Oscillators for Temperature and Supply Voltage Monitoring -- Fully-Autonomous SoC Synthesis using Customizable Cell-Based Analog and Mixed-signal Circuits Generation -- Assessing the Configuration Space of the Open Source NVDLA Deep Learning Accelerator on a Mainstream MPSoC Platform -- SAT-Based Mapping of Data-Flow Graph onto Coarse-Grained Reconfigurable Array -- Learning Based Timing Closure on Relative Timed Design -- Multilevel Signalling for High-Speed Chiplet-to-Chiplet Communication -- From Informal Specifications to an ABV Framework for Industrial Firmware Verification -- Modular Functional Testing: Targeting the Small Embedded Memories in GPUs -- RAT: A Lightweight Architecture Independent System-level Soft Error Mitigation Technique -- SANSCrypt: Sporadic-Authentication-Based Sequential Logic Encryption -- 3D Nanofabric: Layout Challenges and Solutions for Ultra-Scaled Logic Designs -- 3D Logic Cells Design and Results Based on Vertical NWFET Technology Including Tied Compact Model -- Statistical Array Allocation and Partitioning for Compute In-Memory Fabrics -- A Technology Backward-Compatible Compilation Flow for Processing-In-Memory. |
| En lÃnea: |
https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] |
| Link: |
https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i |
|  |