Información del autor
Autor Große, Daniel |
Documentos disponibles escritos por este autor (5)
Crear una solicitud de compra Refinar búsqueda
TÃtulo : Design Automation Techniques for Approximation Circuits : Verification, Synthesis and Test Tipo de documento: documento electrónico Autores: Chandrasekharan, Arun, ; Große, Daniel, ; Drechsler, Rolf, Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2019 Número de páginas: XIX, 130 p. 24 ilustraciones, 19 ilustraciones en color. ISBN/ISSN/DL: 978-3-319-98965-5 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación Clasificación: 6.213.815 Resumen: Este libro describe técnicas de automatización de diseño confiables y eficientes para el diseño e implementación de un sistema informático aproximado. Los autores abordan las facetas importantes del diseño aproximado de hardware informático, desde la verificación formal y las garantÃas de error hasta la sÃntesis y prueba de sistemas de aproximación. Proporcionan algoritmos y metodologÃas basadas en técnicas clásicas de verificación formal, sÃntesis y prueba para un flujo de diseño de circuitos integrados informáticos aproximado. Este es uno de los primeros libros sobre Computación Aproximada que aborda los aspectos de la automatización del diseño, con el objetivo no solo de esbozar la posibilidad, sino también de brindar una descripción general completa de las diferentes tareas y, especialmente, de cómo se pueden implementar. Proporciona una descripción general del diseño aproximado del hardware informático; Ofrece una explicación detallada del problema de verificación formal para hardware aproximado; Explica detalladamente varios algoritmos para la sÃntesis y verificación de un hardware aproximado; Incluye una descripción general de las pruebas de posproducción para circuitos de aproximación y metodologÃas para mejorar potencialmente el rendimiento del proceso de fabricación; Utiliza estudios de casos y resultados experimentales para describir el problema y la utilidad del enfoque. Nota de contenido: Introduction -- Preliminaries -- Error Metric Computation for Approximate Combinational Circuits -- Formal Verification of Approximate Sequential Circuits -- Synthesis Techniques for Approximation Circuits -- Post-Production Test Strategies for Approximation Circuits -- ProACt: Hardware Architecture for Cross-Layer Approximate Computing -- Conclusions and Outlook -- Index -- References. Tipo de medio : Computadora Summary : This book describes reliable and efficient design automation techniques for the design and implementation of an approximate computing system. The authors address the important facets of approximate computing hardware design - from formal verification and error guarantees to synthesis and test of approximation systems. They provide algorithms and methodologies based on classical formal verification, synthesis and test techniques for an approximate computing IC design flow. This is one of the first books in Approximate Computing that addresses the design automation aspects, aiming for not only sketching the possibility, but providing a comprehensive overview of different tasks and especially how they can be implemented. Provides a general overview of approximate computing hardware design; Offers a detailed explanation of the formal verification problem for approximate hardware; Explains in detail several algorithms for the synthesis and verification of an approximate hardware; Includes an overview of the post production test for approximation circuits and methodologies to potentially improve the yield of the fabrication process; Uses case studies and experimental results to depict the problem and usefulness of the approach. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Design Automation Techniques for Approximation Circuits : Verification, Synthesis and Test [documento electrónico] / Chandrasekharan, Arun, ; Große, Daniel, ; Drechsler, Rolf, . - 1 ed. . - [s.l.] : Springer, 2019 . - XIX, 130 p. 24 ilustraciones, 19 ilustraciones en color.
ISBN : 978-3-319-98965-5
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación Clasificación: 6.213.815 Resumen: Este libro describe técnicas de automatización de diseño confiables y eficientes para el diseño e implementación de un sistema informático aproximado. Los autores abordan las facetas importantes del diseño aproximado de hardware informático, desde la verificación formal y las garantÃas de error hasta la sÃntesis y prueba de sistemas de aproximación. Proporcionan algoritmos y metodologÃas basadas en técnicas clásicas de verificación formal, sÃntesis y prueba para un flujo de diseño de circuitos integrados informáticos aproximado. Este es uno de los primeros libros sobre Computación Aproximada que aborda los aspectos de la automatización del diseño, con el objetivo no solo de esbozar la posibilidad, sino también de brindar una descripción general completa de las diferentes tareas y, especialmente, de cómo se pueden implementar. Proporciona una descripción general del diseño aproximado del hardware informático; Ofrece una explicación detallada del problema de verificación formal para hardware aproximado; Explica detalladamente varios algoritmos para la sÃntesis y verificación de un hardware aproximado; Incluye una descripción general de las pruebas de posproducción para circuitos de aproximación y metodologÃas para mejorar potencialmente el rendimiento del proceso de fabricación; Utiliza estudios de casos y resultados experimentales para describir el problema y la utilidad del enfoque. Nota de contenido: Introduction -- Preliminaries -- Error Metric Computation for Approximate Combinational Circuits -- Formal Verification of Approximate Sequential Circuits -- Synthesis Techniques for Approximation Circuits -- Post-Production Test Strategies for Approximation Circuits -- ProACt: Hardware Architecture for Cross-Layer Approximate Computing -- Conclusions and Outlook -- Index -- References. Tipo de medio : Computadora Summary : This book describes reliable and efficient design automation techniques for the design and implementation of an approximate computing system. The authors address the important facets of approximate computing hardware design - from formal verification and error guarantees to synthesis and test of approximation systems. They provide algorithms and methodologies based on classical formal verification, synthesis and test techniques for an approximate computing IC design flow. This is one of the first books in Approximate Computing that addresses the design automation aspects, aiming for not only sketching the possibility, but providing a comprehensive overview of different tasks and especially how they can be implemented. Provides a general overview of approximate computing hardware design; Offers a detailed explanation of the formal verification problem for approximate hardware; Explains in detail several algorithms for the synthesis and verification of an approximate hardware; Includes an overview of the post production test for approximation circuits and methodologies to potentially improve the yield of the fabrication process; Uses case studies and experimental results to depict the problem and usefulness of the approach. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...]
TÃtulo : Enhanced Virtual Prototyping : Featuring RISC-V Case Studies Tipo de documento: documento electrónico Autores: Herdt, Vladimir, ; Große, Daniel, ; Drechsler, Rolf, Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2021 Número de páginas: XXI, 247 p. 90 ilustraciones, 75 ilustraciones en color. ISBN/ISSN/DL: 978-3-030-54828-5 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Circuitos electrónicos Sistemas informáticos integrados Objetos cooperantes (Sistemas informáticos) Circuitos y sistemas electrónicos Sistemas embebidos Sistemas ciberfÃsicos Clasificación: 6.213.815 Resumen: Este libro presenta un conjunto completo de técnicas que mejoran todos los aspectos clave de un flujo de diseño moderno basado en un prototipo virtual (VP). Los autores enfatizan los métodos de verificación formal automatizados, asà como técnicas avanzadas de prueba y análisis guiados por cobertura, diseñadas para VP basados ​​​​en SystemC y también para el software (SW) asociado. La cobertura también incluye técnicas de modelado de VP que manejan aspectos funcionales y no funcionales y también describe análisis de correspondencia entre el nivel de hardware y VP para utilizar la información disponible en diferentes niveles de abstracción. Todos los enfoques se analizan en detalle y se evalúan exhaustivamente, utilizando varios experimentos para demostrar su eficacia para mejorar el flujo de diseño basado en VP. Además, el libro se centra especialmente en el moderno RISC-V ISA, con varios estudios de casos que cubren el modelado y los aspectos de verificación de VP y SW. Proporciona un conjunto completo de técnicas para mejorar todos los aspectos clave de un flujo de diseño basado en un prototipo virtual (VP). Incluye métodos de verificación formal automatizados y técnicas avanzadas de prueba guiadas por cobertura, diseñadas para VP basados ​​en SystemC. Describe métodos eficientes de generación de pruebas guiadas por cobertura para Análisis y verificación de software (SW) funcional y no funcional basado en VP. Incluye análisis de correspondencia para utilizar información entre diferentes niveles de abstracción en el flujo de diseño. Utiliza varios estudios de casos de verificación de VP y SW dirigidos al moderno RISC-V ISA. Nota de contenido: Introduction -- Preliminaries -- An Open-Source RISC-V Evaluation Platform -- Formal Verification of SystemC-based Designs using Symbolic Simulation -- Coverage-guided Testing for Scalable Virtual Prototype Verification -- Verification of Embedded Software Binaries using Virtual Prototypes -- Validation of Firmware-Based Power Management using Virtual Prototypes -- Register-Transfer Level Correspondence Analysis -- Conclusion -- Index. Tipo de medio : Computadora Summary : This book presents a comprehensive set of techniques that enhance all key aspects of a modern Virtual Prototype (VP)-based design flow. The authors emphasize automated formal verification methods, as well as advanced coverage-guided analysis and testing techniques, tailored for SystemC-based VPs and also the associated Software (SW). Coverage also includes VP modeling techniques that handle functional as well as non-functional aspects and also describes correspondence analyses between the Hardware- and VP-level to utilize information available at different levels of abstraction. All approaches are discussed in detail and are evaluated extensively, using several experiments to demonstrate their effectiveness in enhancing the VP-based design flow. Furthermore, the book puts a particular focus on the modern RISC-V ISA, with several case-studies covering modeling as well as VP and SW verification aspects. Provides a comprehensive set of techniques to enhance all key aspectsof a Virtual Prototype (VP)-based design flow Includes automated formal verification methods and advanced coverage-guided testing techniques, tailored for SystemC-based VPs Describes efficient, coverage-guided test generation methods for VP-based functional and non-functional software (SW) analysis and verification Includes correspondence analyses to utilize information between different abstraction levels in the design flow Uses several VP and SW verification case-studies that target the modern RISC-V ISA. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Enhanced Virtual Prototyping : Featuring RISC-V Case Studies [documento electrónico] / Herdt, Vladimir, ; Große, Daniel, ; Drechsler, Rolf, . - 1 ed. . - [s.l.] : Springer, 2021 . - XXI, 247 p. 90 ilustraciones, 75 ilustraciones en color.
ISBN : 978-3-030-54828-5
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Circuitos electrónicos Sistemas informáticos integrados Objetos cooperantes (Sistemas informáticos) Circuitos y sistemas electrónicos Sistemas embebidos Sistemas ciberfÃsicos Clasificación: 6.213.815 Resumen: Este libro presenta un conjunto completo de técnicas que mejoran todos los aspectos clave de un flujo de diseño moderno basado en un prototipo virtual (VP). Los autores enfatizan los métodos de verificación formal automatizados, asà como técnicas avanzadas de prueba y análisis guiados por cobertura, diseñadas para VP basados ​​​​en SystemC y también para el software (SW) asociado. La cobertura también incluye técnicas de modelado de VP que manejan aspectos funcionales y no funcionales y también describe análisis de correspondencia entre el nivel de hardware y VP para utilizar la información disponible en diferentes niveles de abstracción. Todos los enfoques se analizan en detalle y se evalúan exhaustivamente, utilizando varios experimentos para demostrar su eficacia para mejorar el flujo de diseño basado en VP. Además, el libro se centra especialmente en el moderno RISC-V ISA, con varios estudios de casos que cubren el modelado y los aspectos de verificación de VP y SW. Proporciona un conjunto completo de técnicas para mejorar todos los aspectos clave de un flujo de diseño basado en un prototipo virtual (VP). Incluye métodos de verificación formal automatizados y técnicas avanzadas de prueba guiadas por cobertura, diseñadas para VP basados ​​en SystemC. Describe métodos eficientes de generación de pruebas guiadas por cobertura para Análisis y verificación de software (SW) funcional y no funcional basado en VP. Incluye análisis de correspondencia para utilizar información entre diferentes niveles de abstracción en el flujo de diseño. Utiliza varios estudios de casos de verificación de VP y SW dirigidos al moderno RISC-V ISA. Nota de contenido: Introduction -- Preliminaries -- An Open-Source RISC-V Evaluation Platform -- Formal Verification of SystemC-based Designs using Symbolic Simulation -- Coverage-guided Testing for Scalable Virtual Prototype Verification -- Verification of Embedded Software Binaries using Virtual Prototypes -- Validation of Firmware-Based Power Management using Virtual Prototypes -- Register-Transfer Level Correspondence Analysis -- Conclusion -- Index. Tipo de medio : Computadora Summary : This book presents a comprehensive set of techniques that enhance all key aspects of a modern Virtual Prototype (VP)-based design flow. The authors emphasize automated formal verification methods, as well as advanced coverage-guided analysis and testing techniques, tailored for SystemC-based VPs and also the associated Software (SW). Coverage also includes VP modeling techniques that handle functional as well as non-functional aspects and also describes correspondence analyses between the Hardware- and VP-level to utilize information available at different levels of abstraction. All approaches are discussed in detail and are evaluated extensively, using several experiments to demonstrate their effectiveness in enhancing the VP-based design flow. Furthermore, the book puts a particular focus on the modern RISC-V ISA, with several case-studies covering modeling as well as VP and SW verification aspects. Provides a comprehensive set of techniques to enhance all key aspectsof a Virtual Prototype (VP)-based design flow Includes automated formal verification methods and advanced coverage-guided testing techniques, tailored for SystemC-based VPs Describes efficient, coverage-guided test generation methods for VP-based functional and non-functional software (SW) analysis and verification Includes correspondence analyses to utilize information between different abstraction levels in the design flow Uses several VP and SW verification case-studies that target the modern RISC-V ISA. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Languages, Design Methods, and Tools for Electronic System Design / Große, Daniel ; Vinco, Sara ; Patel, Hiren
TÃtulo : Languages, Design Methods, and Tools for Electronic System Design : Selected Contributions from FDL 2017 Tipo de documento: documento electrónico Autores: Große, Daniel, ; Vinco, Sara, ; Patel, Hiren, Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2019 Número de páginas: VII, 130 p. 83 ilustraciones, 73 ilustraciones en color. ISBN/ISSN/DL: 978-3-030-02215-0 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación Clasificación: 6.213.815 Resumen: Este libro reúne una selección de los mejores artÃculos de la vigésima edición del Foro sobre especificación y Conferencia de Lenguajes de Diseño (FDL), que tuvo lugar del 18 al 20 de septiembre de 2017 en Verona, Italia. FDL es un foro internacional bien establecido dedicado a la difusión de resultados de investigación, experiencias prácticas y nuevas ideas en la aplicación de lenguajes de especificación, diseño y verificación al diseño, modelado y verificación de circuitos integrados, sistemas complejos integrados de hardware/software y mixtos. -sistemas tecnológicos. Cubre metodologÃas de modelado y verificación dirigidas a sistemas digitales y analógicos; Aborda el desarrollo y validación de firmware; Se dirige a propiedades tanto funcionales como no funcionales; Incluye descripciones de métodos para el diseño confiable de sistemas. Nota de contenido: 1. Automatic Integration of HDL IPs in Simulinkusing FMI and S-Function Interfaces -- 2. Towards Early Validation of Firmware-Based Power Management using Virtual Prototypes: A Constrained Random Approach -- 3. Symbolic Simulation of Dataflow Synchronous Programs with Timers -- 4. Language and Hardware Acceleration Backend for Graph Processing -- 5. Fault Analysis in Analog Circuits through Language Manipulation and Abstraction -- 6. A Methodology for Automated Consistency Checking Between Different Power-Aware Descriptions. Tipo de medio : Computadora Summary : This book brings together a selection of the best papers from the twentiethedition of the Forum on specification and Design Languages Conference (FDL), which took place on September 18-20, 2017, in Verona, Italy. FDL is a well-established international forum devoted to dissemination of research results, practical experiences and new ideas in the application of specification, design and verification languages to the design, modeling and verification of integrated circuits, complex hardware/software embedded systems, and mixed-technology systems. Covers modeling and verification methodologies targeting digital and analog systems; Addresses firmware development and validation; Targets both functional and non-functional properties; Includes descriptions of methods for reliable system design. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Languages, Design Methods, and Tools for Electronic System Design : Selected Contributions from FDL 2017 [documento electrónico] / Große, Daniel, ; Vinco, Sara, ; Patel, Hiren, . - 1 ed. . - [s.l.] : Springer, 2019 . - VII, 130 p. 83 ilustraciones, 73 ilustraciones en color.
ISBN : 978-3-030-02215-0
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación Clasificación: 6.213.815 Resumen: Este libro reúne una selección de los mejores artÃculos de la vigésima edición del Foro sobre especificación y Conferencia de Lenguajes de Diseño (FDL), que tuvo lugar del 18 al 20 de septiembre de 2017 en Verona, Italia. FDL es un foro internacional bien establecido dedicado a la difusión de resultados de investigación, experiencias prácticas y nuevas ideas en la aplicación de lenguajes de especificación, diseño y verificación al diseño, modelado y verificación de circuitos integrados, sistemas complejos integrados de hardware/software y mixtos. -sistemas tecnológicos. Cubre metodologÃas de modelado y verificación dirigidas a sistemas digitales y analógicos; Aborda el desarrollo y validación de firmware; Se dirige a propiedades tanto funcionales como no funcionales; Incluye descripciones de métodos para el diseño confiable de sistemas. Nota de contenido: 1. Automatic Integration of HDL IPs in Simulinkusing FMI and S-Function Interfaces -- 2. Towards Early Validation of Firmware-Based Power Management using Virtual Prototypes: A Constrained Random Approach -- 3. Symbolic Simulation of Dataflow Synchronous Programs with Timers -- 4. Language and Hardware Acceleration Backend for Graph Processing -- 5. Fault Analysis in Analog Circuits through Language Manipulation and Abstraction -- 6. A Methodology for Automated Consistency Checking Between Different Power-Aware Descriptions. Tipo de medio : Computadora Summary : This book brings together a selection of the best papers from the twentiethedition of the Forum on specification and Design Languages Conference (FDL), which took place on September 18-20, 2017, in Verona, Italy. FDL is a well-established international forum devoted to dissemination of research results, practical experiences and new ideas in the application of specification, design and verification languages to the design, modeling and verification of integrated circuits, complex hardware/software embedded systems, and mixed-technology systems. Covers modeling and verification methodologies targeting digital and analog systems; Addresses firmware development and validation; Targets both functional and non-functional properties; Includes descriptions of methods for reliable system design. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Languages, Design Methods, and Tools for Electronic System Design / Kazmierski, Tom J. ; Steinhorst, Sebastian ; Große, Daniel
TÃtulo : Languages, Design Methods, and Tools for Electronic System Design : Selected Contributions from FDL 2018 Tipo de documento: documento electrónico Autores: Kazmierski, Tom J., ; Steinhorst, Sebastian, ; Große, Daniel, Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2020 Número de páginas: VII, 192 p. 77 ilustraciones, 41 ilustraciones en color. ISBN/ISSN/DL: 978-3-030-31585-6 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación Clasificación: 6.213.815 Resumen: Este libro reúne una selección de los mejores artÃculos de la vigésima primera edición del Foro sobre especificación y Conferencia de Lenguajes de Diseño (FDL), que tuvo lugar del 10 al 12 de septiembre de 2018 en Munich, Alemania. FDL es un foro internacional bien establecido dedicado a la difusión de resultados de investigación, experiencias prácticas y nuevas ideas en la aplicación de lenguajes de especificación, diseño y verificación al diseño, modelado y verificación de circuitos integrados, sistemas complejos integrados de hardware/software y mixtos. -sistemas tecnológicos. Cubre diseño, verificación y depuración basados ​​en afirmaciones; Incluye técnicas de diseño y modelado basadas en lenguaje para sistemas integrados; Cubre el diseño, modelado y verificación de sistemas de dominio fÃsico mixto y de señales mixtas que incluyen partes analógicas importantes en dominios eléctricos y no eléctricos; Incluye métodos de diseño a nivel de sistema formales y semiformales para sistemas integrados complejos basados ​​en el lenguaje de modelado unificado (UML) y la ingenierÃa basada en modelos (MDE). Nota de contenido: Introduction -- Automatic Generation of Cycle-Accurate Simulink Blocks from HDL IPs -- Towards Early Validation of Firmware-Based Power Management Using Virtual Prototypes: A Constrained Random Approach -- Symbolic Simulation of Dataflow Synchronous Programs with Timers -- Language and Hardware Acceleration Backend for Graph Processing -- Runtime Task Mapping for Lifetime Budgeting in Many-Core Systems -- Fault Analysis in Analog Circuits through Language Manipulation and Abstraction -- Towards Consistency Checking Between HDL and UPF Descriptions. Tipo de medio : Computadora Summary : This book brings together a selection of the best papers from the twenty-first edition of the Forum on specification and Design Languages Conference (FDL), which took place on September 10-12, 2018, in Munich, Germany. FDL is a well-established international forum devoted to dissemination of research results, practical experiences and new ideas in the application of specification, design and verification languages to the design, modeling and verification of integrated circuits, complex hardware/software embedded systems, and mixed-technology systems. Covers Assertion Based Design, Verification & Debug; Includes language-based modeling and design techniques for embedded systems; Covers design, modeling and verification of mixed physical domain and mixed signal systems that include significant analog parts in electrical and non-electrical domains; Includes formal and semi-formal system level design methods for complex embeddedsystems based on the Unified Modelling Language (UML) and Model Driven Engineering (MDE). Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Languages, Design Methods, and Tools for Electronic System Design : Selected Contributions from FDL 2018 [documento electrónico] / Kazmierski, Tom J., ; Steinhorst, Sebastian, ; Große, Daniel, . - 1 ed. . - [s.l.] : Springer, 2020 . - VII, 192 p. 77 ilustraciones, 41 ilustraciones en color.
ISBN : 978-3-030-31585-6
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación Clasificación: 6.213.815 Resumen: Este libro reúne una selección de los mejores artÃculos de la vigésima primera edición del Foro sobre especificación y Conferencia de Lenguajes de Diseño (FDL), que tuvo lugar del 10 al 12 de septiembre de 2018 en Munich, Alemania. FDL es un foro internacional bien establecido dedicado a la difusión de resultados de investigación, experiencias prácticas y nuevas ideas en la aplicación de lenguajes de especificación, diseño y verificación al diseño, modelado y verificación de circuitos integrados, sistemas complejos integrados de hardware/software y mixtos. -sistemas tecnológicos. Cubre diseño, verificación y depuración basados ​​en afirmaciones; Incluye técnicas de diseño y modelado basadas en lenguaje para sistemas integrados; Cubre el diseño, modelado y verificación de sistemas de dominio fÃsico mixto y de señales mixtas que incluyen partes analógicas importantes en dominios eléctricos y no eléctricos; Incluye métodos de diseño a nivel de sistema formales y semiformales para sistemas integrados complejos basados ​​en el lenguaje de modelado unificado (UML) y la ingenierÃa basada en modelos (MDE). Nota de contenido: Introduction -- Automatic Generation of Cycle-Accurate Simulink Blocks from HDL IPs -- Towards Early Validation of Firmware-Based Power Management Using Virtual Prototypes: A Constrained Random Approach -- Symbolic Simulation of Dataflow Synchronous Programs with Timers -- Language and Hardware Acceleration Backend for Graph Processing -- Runtime Task Mapping for Lifetime Budgeting in Many-Core Systems -- Fault Analysis in Analog Circuits through Language Manipulation and Abstraction -- Towards Consistency Checking Between HDL and UPF Descriptions. Tipo de medio : Computadora Summary : This book brings together a selection of the best papers from the twenty-first edition of the Forum on specification and Design Languages Conference (FDL), which took place on September 10-12, 2018, in Munich, Germany. FDL is a well-established international forum devoted to dissemination of research results, practical experiences and new ideas in the application of specification, design and verification languages to the design, modeling and verification of integrated circuits, complex hardware/software embedded systems, and mixed-technology systems. Covers Assertion Based Design, Verification & Debug; Includes language-based modeling and design techniques for embedded systems; Covers design, modeling and verification of mixed physical domain and mixed signal systems that include significant analog parts in electrical and non-electrical domains; Includes formal and semi-formal system level design methods for complex embeddedsystems based on the Unified Modelling Language (UML) and Model Driven Engineering (MDE). Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...]
TÃtulo : Recent Findings in Boolean Techniques : Selected Papers from the 14th International Workshop on Boolean Problems Tipo de documento: documento electrónico Autores: Drechsler, Rolf, ; Große, Daniel, Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2021 Número de páginas: VII, 197 p. 68 ilustraciones, 36 ilustraciones en color. ISBN/ISSN/DL: 978-3-030-68071-8 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Sistemas informáticos integrados Diseño de circuitos electrónicos. Objetos cooperantes (Sistemas informáticos) Sistemas embebidos Diseño y Verificación Electrónica Sistemas ciberfÃsicos Clasificación: 006.22 Resumen: Este libro describe hallazgos recientes en el dominio de la lógica booleana y el álgebra booleana, cubriendo dominios de aplicación en diseño de circuitos y sistemas, pero también investigación básica en matemáticas e informática teórica. El contenido incluye capÃtulos invitados y una selección de los mejores artÃculos presentados en el 14º Taller Internacional Anual sobre Problemas Booleanos. Proporciona una referencia única a las investigaciones más modernas en el campo de la sÃntesis lógica y las técnicas booleanas; Incluye una selección de los mejores artÃculos presentados en el 14º Taller Internacional Anual sobre Problemas Booleanos; Cubre álgebras booleanas, lógica booleana, modelado booleano, búsqueda combinatoria, aritmética booleana y bit a bit, álgebra informática simbólica, software y herramientas para la solución de problemas booleanos, aplicaciones de lógica y álgebras booleanas, aplicaciones a problemas del mundo real, resolución de restricciones booleanas, y extensiones de la lógica booleana. Tipo de medio : Computadora Summary : This book describes recent findings in the domain of Boolean logic and Boolean algebra, covering application domains in circuit and system design, but also basic research in mathematics and theoretical computer science. Content includes invited chapters and a selection of the best papers presented at the 14th annual International Workshop on Boolean Problems. Provides a single-source reference to the state-of-the-art research in the field of logic synthesis and Boolean techniques; Includes a selection of the best papers presented at the 14th annual International Workshop on Boolean Problems; Covers Boolean algebras, Boolean logic, Boolean modeling, combinatorial search, Boolean and bitwise arithmetic, symbolic computer algebra, software and tools for the solution of Boolean problems, applications of Boolean logic and algebras, applications to real-world problems, Boolean constraint solving, and extensions of Boolean logic. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Recent Findings in Boolean Techniques : Selected Papers from the 14th International Workshop on Boolean Problems [documento electrónico] / Drechsler, Rolf, ; Große, Daniel, . - 1 ed. . - [s.l.] : Springer, 2021 . - VII, 197 p. 68 ilustraciones, 36 ilustraciones en color.
ISBN : 978-3-030-68071-8
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Sistemas informáticos integrados Diseño de circuitos electrónicos. Objetos cooperantes (Sistemas informáticos) Sistemas embebidos Diseño y Verificación Electrónica Sistemas ciberfÃsicos Clasificación: 006.22 Resumen: Este libro describe hallazgos recientes en el dominio de la lógica booleana y el álgebra booleana, cubriendo dominios de aplicación en diseño de circuitos y sistemas, pero también investigación básica en matemáticas e informática teórica. El contenido incluye capÃtulos invitados y una selección de los mejores artÃculos presentados en el 14º Taller Internacional Anual sobre Problemas Booleanos. Proporciona una referencia única a las investigaciones más modernas en el campo de la sÃntesis lógica y las técnicas booleanas; Incluye una selección de los mejores artÃculos presentados en el 14º Taller Internacional Anual sobre Problemas Booleanos; Cubre álgebras booleanas, lógica booleana, modelado booleano, búsqueda combinatoria, aritmética booleana y bit a bit, álgebra informática simbólica, software y herramientas para la solución de problemas booleanos, aplicaciones de lógica y álgebras booleanas, aplicaciones a problemas del mundo real, resolución de restricciones booleanas, y extensiones de la lógica booleana. Tipo de medio : Computadora Summary : This book describes recent findings in the domain of Boolean logic and Boolean algebra, covering application domains in circuit and system design, but also basic research in mathematics and theoretical computer science. Content includes invited chapters and a selection of the best papers presented at the 14th annual International Workshop on Boolean Problems. Provides a single-source reference to the state-of-the-art research in the field of logic synthesis and Boolean techniques; Includes a selection of the best papers presented at the 14th annual International Workshop on Boolean Problems; Covers Boolean algebras, Boolean logic, Boolean modeling, combinatorial search, Boolean and bitwise arithmetic, symbolic computer algebra, software and tools for the solution of Boolean problems, applications of Boolean logic and algebras, applications to real-world problems, Boolean constraint solving, and extensions of Boolean logic. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...]