| Título : |
Adaptive Digital Circuits for Power-Performance Range beyond Wide Voltage Scaling : From the Clock Path to the Data Path |
| Tipo de documento: |
documento electrónico |
| Autores: |
Jain, Saurabh, Autor ; Lin, Longyang, Autor ; Alioto, Massimo, Autor |
| Mención de edición: |
1 ed. |
| Editorial: |
[s.l.] : Springer |
| Fecha de publicación: |
2020 |
| Número de páginas: |
XVI, 166 p. 113 ilustraciones, 106 ilustraciones en color. |
| ISBN/ISSN/DL: |
978-3-030-38796-9 |
| Nota general: |
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. |
| Palabras clave: |
Circuitos electrónicos Objetos cooperantes (Sistemas informáticos) Microprocesadores Arquitectura de Computadores Circuitos y sistemas electrónicos Sistemas ciberfísicos Arquitecturas de procesador |
| Índice Dewey: |
6.213.815 |
| Resumen: |
Este libro ofrece la primera cobertura integral de técnicas de diseño digital para expandir la relación potencia-rendimiento mucho más allá de lo permitido por el escalamiento de voltaje amplio convencional. En comparación con los diseños fijos convencionales, el enfoque descrito en este libro hace que los circuitos digitales sean más versátiles y adaptables, lo que permite la optimización simultánea en ambos extremos del espectro potencia-rendimiento. Las soluciones inmediatas para un diseño totalmente automatizado y de bajo esfuerzo basadas en herramientas CAD comerciales se analizan ampliamente para procesadores, aceleradores y memorias en chip, y son aplicables a aplicaciones destacadas (por ejemplo, IoT, IA, dispositivos portátiles, biomédicas). A través de las técnicas de mayor versatilidad de potencia y rendimiento descritas en este libro, los lectores pueden reducir el esfuerzo de diseño mediante la reutilización de la misma instancia de diseño digital, en una amplia gama de aplicaciones. Todos los conceptos que analizan los autores se demuestran mediante diseños de chips de prueba dedicados y resultados experimentales. Para que el lector pueda utilizar los resultados inmediatamente, se proporcionan y explican todos los scripts necesarios para crear flujos de diseño automatizados basados en herramientas comerciales. Proporciona una amplia cobertura de los desafíos y las tecnologías clave que permiten una amplia gama de potencia y rendimiento en subsistemas digitales (por ejemplo, procesadores, memorias, aceleradores); Incluye una descripción detallada de metodologías probadas con silicio para diseñar rutas de datos y rutas de reloj reconfigurables; Describe técnicas para microarquitecturas reconfigurables, hasta el nivel de tubería y repetidor de reloj; Utiliza un enfoque altamente interdisciplinario que cubre los niveles de abstracción del circuito, la microarquitectura y el sistema; Presenta ejemplos prácticos de diseño y las metodologías relacionadas; Ofrece archivos de diseño y scripts complementarios, útiles para replicar los desarrollos presentados y desarrollar nuevos diseños. |
| Nota de contenido: |
Introduction to wide voltage scaling, applications and challenges -- Reconfigurable microarchitectures down to pipestage and memory bank level -- Automated design flows and run-time optimization for reconfigurable microarchitectures -- Case studies of reconfigurable microarchitectures: accelerators, microprocessors and memories -- Reconfigurable clock networks, automated design flows, run-time optimization and case study -- Conclusion. |
| En línea: |
https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] |
| Link: |
https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i |
Adaptive Digital Circuits for Power-Performance Range beyond Wide Voltage Scaling : From the Clock Path to the Data Path [documento electrónico] / Jain, Saurabh, Autor ; Lin, Longyang, Autor ; Alioto, Massimo, Autor . - 1 ed. . - [s.l.] : Springer, 2020 . - XVI, 166 p. 113 ilustraciones, 106 ilustraciones en color. ISBN : 978-3-030-38796-9 Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
| Palabras clave: |
Circuitos electrónicos Objetos cooperantes (Sistemas informáticos) Microprocesadores Arquitectura de Computadores Circuitos y sistemas electrónicos Sistemas ciberfísicos Arquitecturas de procesador |
| Índice Dewey: |
6.213.815 |
| Resumen: |
Este libro ofrece la primera cobertura integral de técnicas de diseño digital para expandir la relación potencia-rendimiento mucho más allá de lo permitido por el escalamiento de voltaje amplio convencional. En comparación con los diseños fijos convencionales, el enfoque descrito en este libro hace que los circuitos digitales sean más versátiles y adaptables, lo que permite la optimización simultánea en ambos extremos del espectro potencia-rendimiento. Las soluciones inmediatas para un diseño totalmente automatizado y de bajo esfuerzo basadas en herramientas CAD comerciales se analizan ampliamente para procesadores, aceleradores y memorias en chip, y son aplicables a aplicaciones destacadas (por ejemplo, IoT, IA, dispositivos portátiles, biomédicas). A través de las técnicas de mayor versatilidad de potencia y rendimiento descritas en este libro, los lectores pueden reducir el esfuerzo de diseño mediante la reutilización de la misma instancia de diseño digital, en una amplia gama de aplicaciones. Todos los conceptos que analizan los autores se demuestran mediante diseños de chips de prueba dedicados y resultados experimentales. Para que el lector pueda utilizar los resultados inmediatamente, se proporcionan y explican todos los scripts necesarios para crear flujos de diseño automatizados basados en herramientas comerciales. Proporciona una amplia cobertura de los desafíos y las tecnologías clave que permiten una amplia gama de potencia y rendimiento en subsistemas digitales (por ejemplo, procesadores, memorias, aceleradores); Incluye una descripción detallada de metodologías probadas con silicio para diseñar rutas de datos y rutas de reloj reconfigurables; Describe técnicas para microarquitecturas reconfigurables, hasta el nivel de tubería y repetidor de reloj; Utiliza un enfoque altamente interdisciplinario que cubre los niveles de abstracción del circuito, la microarquitectura y el sistema; Presenta ejemplos prácticos de diseño y las metodologías relacionadas; Ofrece archivos de diseño y scripts complementarios, útiles para replicar los desarrollos presentados y desarrollar nuevos diseños. |
| Nota de contenido: |
Introduction to wide voltage scaling, applications and challenges -- Reconfigurable microarchitectures down to pipestage and memory bank level -- Automated design flows and run-time optimization for reconfigurable microarchitectures -- Case studies of reconfigurable microarchitectures: accelerators, microprocessors and memories -- Reconfigurable clock networks, automated design flows, run-time optimization and case study -- Conclusion. |
| En línea: |
https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] |
| Link: |
https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i |
|  |