Autor Teich, Jürgen
|
|
Documentos disponibles escritos por este autor (4)
Hacer una sugerencia Refinar búsqueda
Título : Handbook of Hardware/Software Codesign Tipo de documento: documento electrónico Autores: Ha, Soonhoi, ; Teich, Jürgen, Mención de edición: 1 ed. Editorial: London [UK] : Springer Fecha de publicación: 2017 Número de páginas: 575 ilustraciones, 358 ilustraciones en color. eReference. ISBN/ISSN/DL: 978-94-017-7267-9 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Palabras clave: Circuitos electrónicos Ingeniería de software Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación Índice Dewey: 621.3815 Resumen: Este manual presenta conocimientos fundamentales sobre la metodología de diseño de código hardware/software (HW/SW). Los autores expertos que contribuyen analizan técnicas clave en el flujo de diseño, así como herramientas de codiseño y entornos de diseño seleccionados, basándose en conocimientos básicos para considerar las últimas técnicas. El libro permite a los lectores obtener beneficios reales de la metodología de código de HW/SW a través de explicaciones y estudios de casos que demuestran su utilidad. Se invita a los lectores a seguir el progreso de las técnicas de diseño a través de este trabajo, que ayuda a los lectores a seguir las direcciones de investigación actuales y aprender sobre técnicas de vanguardia. Los estudiantes e investigadores apreciarán el amplio espectro de temas que pertenecen a la metodología de diseño de este manual. En línea: https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Link: https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i Handbook of Hardware/Software Codesign [documento electrónico] / Ha, Soonhoi, ; Teich, Jürgen, . - 1 ed. . - London [UK] : Springer, 2017 . - 575 ilustraciones, 358 ilustraciones en color. eReference.
ISBN : 978-94-017-7267-9
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Palabras clave: Circuitos electrónicos Ingeniería de software Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación Índice Dewey: 621.3815 Resumen: Este manual presenta conocimientos fundamentales sobre la metodología de diseño de código hardware/software (HW/SW). Los autores expertos que contribuyen analizan técnicas clave en el flujo de diseño, así como herramientas de codiseño y entornos de diseño seleccionados, basándose en conocimientos básicos para considerar las últimas técnicas. El libro permite a los lectores obtener beneficios reales de la metodología de código de HW/SW a través de explicaciones y estudios de casos que demuestran su utilidad. Se invita a los lectores a seguir el progreso de las técnicas de diseño a través de este trabajo, que ayuda a los lectores a seguir las direcciones de investigación actuales y aprender sobre técnicas de vanguardia. Los estudiantes e investigadores apreciarán el amplio espectro de temas que pertenecen a la metodología de diseño de este manual. En línea: https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Link: https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i Invasive Computing for Mapping Parallel Programs to Many-Core Architectures / Weichslgartner, Andreas
![]()
Título : Invasive Computing for Mapping Parallel Programs to Many-Core Architectures Tipo de documento: documento electrónico Autores: Weichslgartner, Andreas, Autor ; Wildermann, Stefan, Autor ; Glaß, Michael, Autor ; Teich, Jürgen, Autor Mención de edición: 1 ed. Editorial: Singapore [Malasya] : Springer Fecha de publicación: 2018 Número de páginas: XXII, 164 p. 80 ilustraciones, 77 ilustraciones en color. ISBN/ISSN/DL: 978-981-10-7356-4 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Palabras clave: Circuitos y sistemas electrónicos Arquitectura de Computadores Microprocesador Circuito electrónico Arquitecturas de procesador Índice Dewey: 6.213.815 Resumen: Este libro proporciona una visión general y conocimientos esenciales sobre la informática invasiva. Siguiendo un enfoque integral, aborda conceptos adecuados, construcciones de lenguaje invasivo y los principios del hardware invasivo. La atención se centra principalmente en el importante tema de cómo asignar aplicaciones de tareas paralelas a futuras arquitecturas multinúcleo que incluyan 1.000 o más unidades de procesador. Hoy en día, se presta especial atención a la cuestión de cómo se pueden asignar aplicaciones a dichas arquitecturas teniendo en cuenta no sólo la corrección funcional, sino también las propiedades de ejecución no funcionales, como los tiempos de ejecución y las propiedades de seguridad. El libro proporciona evaluaciones experimentales extensas, investigando los beneficios de aplicar computación invasiva y mapeo de aplicaciones híbridas para brindar garantías sobre propiedades no funcionales como sincronización, energía y seguridad. Las técnicas de este libro se presentan paso a paso, respaldadas por ejemplos y figuras. Todas las ideas propuestas para ofrecer garantías de rendimiento, consumo energético y seguridad se logran utilizando el concepto de informática invasiva y el uso exclusivo de recursos. Nota de contenido: Introduction -- Invasive Computing -- Fundamentals -- Self-Embedding -- Hybrid Application Mapping -- Hybrid Mapping for Increased Security -- Conclusions and Future Work. En línea: https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Link: https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i Invasive Computing for Mapping Parallel Programs to Many-Core Architectures [documento electrónico] / Weichslgartner, Andreas, Autor ; Wildermann, Stefan, Autor ; Glaß, Michael, Autor ; Teich, Jürgen, Autor . - 1 ed. . - Singapore [Malasya] : Springer, 2018 . - XXII, 164 p. 80 ilustraciones, 77 ilustraciones en color.
ISBN : 978-981-10-7356-4
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Palabras clave: Circuitos y sistemas electrónicos Arquitectura de Computadores Microprocesador Circuito electrónico Arquitecturas de procesador Índice Dewey: 6.213.815 Resumen: Este libro proporciona una visión general y conocimientos esenciales sobre la informática invasiva. Siguiendo un enfoque integral, aborda conceptos adecuados, construcciones de lenguaje invasivo y los principios del hardware invasivo. La atención se centra principalmente en el importante tema de cómo asignar aplicaciones de tareas paralelas a futuras arquitecturas multinúcleo que incluyan 1.000 o más unidades de procesador. Hoy en día, se presta especial atención a la cuestión de cómo se pueden asignar aplicaciones a dichas arquitecturas teniendo en cuenta no sólo la corrección funcional, sino también las propiedades de ejecución no funcionales, como los tiempos de ejecución y las propiedades de seguridad. El libro proporciona evaluaciones experimentales extensas, investigando los beneficios de aplicar computación invasiva y mapeo de aplicaciones híbridas para brindar garantías sobre propiedades no funcionales como sincronización, energía y seguridad. Las técnicas de este libro se presentan paso a paso, respaldadas por ejemplos y figuras. Todas las ideas propuestas para ofrecer garantías de rendimiento, consumo energético y seguridad se logran utilizando el concepto de informática invasiva y el uso exclusivo de recursos. Nota de contenido: Introduction -- Invasive Computing -- Fundamentals -- Self-Embedding -- Hybrid Application Mapping -- Hybrid Mapping for Increased Security -- Conclusions and Future Work. En línea: https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Link: https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i
Título : Modeling and Simulation of Invasive Applications and Architectures Tipo de documento: documento electrónico Autores: Roloff, Sascha, Autor ; Hannig, Frank, Autor ; Teich, Jürgen, Autor Mención de edición: 1 ed. Editorial: Singapore [Malasya] : Springer Fecha de publicación: 2019 Número de páginas: XV, 168 p. 68 ilustraciones, 49 ilustraciones en color. ISBN/ISSN/DL: 978-981-1383878-- Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Circuitos y sistemas electrónicos Arquitecturas de procesador Índice Dewey: 6.213.815 Resumen: Este libro cubre dos temas principales: primero, técnicas de simulación novedosas, rápidas y flexibles para arquitecturas modernas heterogéneas de múltiples núcleos basadas en NoC. Estos se implementan en el simulador de sistema completo llamado InvadeSIM y están diseñados para estudiar el comportamiento dinámico de cientos de programas de aplicaciones paralelas que se ejecutan en dichas arquitecturas mientras compiten por los recursos. En segundo lugar, una novedosa biblioteca de programación orientada a actores llamada ActorX10, que permite modelar formalmente aplicaciones de transmisión paralela mediante gráficos de actores y analizar el comportamiento de ejecución predecible como parte de los llamados enfoques de mapeo híbrido, que se utilizan para garantizar los requisitos en tiempo real de dichos actores. aplicaciones en tiempo de diseño independientes de las cargas de trabajo dinámicas mediante una combinación de análisis estático e integración dinámica. Nota de contenido: Introduction -- Fundamentals -- InvadeSIM–A Simulation Framework for Invasive Parallel Programs and Architectures -- Hybrid Network-on-Chip Simulation -- Parallel MPSoC Simulation and Architecture Evaluation -- ActorX10 and Run-Time Application Embedding -- Conclusions and Future Directions. En línea: https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Link: https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i Modeling and Simulation of Invasive Applications and Architectures [documento electrónico] / Roloff, Sascha, Autor ; Hannig, Frank, Autor ; Teich, Jürgen, Autor . - 1 ed. . - Singapore [Malasya] : Springer, 2019 . - XV, 168 p. 68 ilustraciones, 49 ilustraciones en color.
ISBN : 978-981-1383878--
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Circuitos y sistemas electrónicos Arquitecturas de procesador Índice Dewey: 6.213.815 Resumen: Este libro cubre dos temas principales: primero, técnicas de simulación novedosas, rápidas y flexibles para arquitecturas modernas heterogéneas de múltiples núcleos basadas en NoC. Estos se implementan en el simulador de sistema completo llamado InvadeSIM y están diseñados para estudiar el comportamiento dinámico de cientos de programas de aplicaciones paralelas que se ejecutan en dichas arquitecturas mientras compiten por los recursos. En segundo lugar, una novedosa biblioteca de programación orientada a actores llamada ActorX10, que permite modelar formalmente aplicaciones de transmisión paralela mediante gráficos de actores y analizar el comportamiento de ejecución predecible como parte de los llamados enfoques de mapeo híbrido, que se utilizan para garantizar los requisitos en tiempo real de dichos actores. aplicaciones en tiempo de diseño independientes de las cargas de trabajo dinámicas mediante una combinación de análisis estático e integración dinámica. Nota de contenido: Introduction -- Fundamentals -- InvadeSIM–A Simulation Framework for Invasive Parallel Programs and Architectures -- Hybrid Network-on-Chip Simulation -- Parallel MPSoC Simulation and Architecture Evaluation -- ActorX10 and Run-Time Application Embedding -- Conclusions and Future Directions. En línea: https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Link: https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i
Título : Symbolic Parallelization of Nested Loop Programs Tipo de documento: documento electrónico Autores: Tanase, Alexandru-Petru, Autor ; Hannig, Frank, Autor ; Teich, Jürgen, Autor Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2018 Número de páginas: XII, 176 p. 33 ilustraciones en color. ISBN/ISSN/DL: 978-3-319-73909-0 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación Índice Dewey: 6.213.815 Resumen: Este libro presenta nuevas técnicas de compilación, utilizando el modelo poliedro para la ejecución paralela adaptativa de recursos de programas de bucle en matrices de procesadores masivamente paralelos. Los autores muestran cómo calcular asignaciones simbólicas óptimas y cronogramas paralelos de iteraciones de bucle en tiempo de compilación, para casos en los que el número de núcleos disponibles se conoce solo en tiempo de ejecución. El enfoque de paralelización simbólica de compilación/tiempo de ejecución que describen los autores reduce significativamente la sobrecarga del tiempo de ejecución, en comparación con la compilación dinámica o justo a tiempo. El nuevo enfoque de procesamiento de bucles tolerante a fallos bajo demanda descrito en este libro protege los nidos de bucles para la ejecución paralela contra errores leves. . Nota de contenido: Introduction -- Fundamentals and Compiler Framework -- Symbolic Parallelization -- Symbolic Multi‐level Parallelization -- On‐demand Fault‐tolerant Loop Processing -- Conclusions. En línea: https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Link: https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i Symbolic Parallelization of Nested Loop Programs [documento electrónico] / Tanase, Alexandru-Petru, Autor ; Hannig, Frank, Autor ; Teich, Jürgen, Autor . - 1 ed. . - [s.l.] : Springer, 2018 . - XII, 176 p. 33 ilustraciones en color.
ISBN : 978-3-319-73909-0
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Electrónica Circuitos y sistemas electrónicos Arquitecturas de procesador Electrónica y Microelectrónica Instrumentación Índice Dewey: 6.213.815 Resumen: Este libro presenta nuevas técnicas de compilación, utilizando el modelo poliedro para la ejecución paralela adaptativa de recursos de programas de bucle en matrices de procesadores masivamente paralelos. Los autores muestran cómo calcular asignaciones simbólicas óptimas y cronogramas paralelos de iteraciones de bucle en tiempo de compilación, para casos en los que el número de núcleos disponibles se conoce solo en tiempo de ejecución. El enfoque de paralelización simbólica de compilación/tiempo de ejecución que describen los autores reduce significativamente la sobrecarga del tiempo de ejecución, en comparación con la compilación dinámica o justo a tiempo. El nuevo enfoque de procesamiento de bucles tolerante a fallos bajo demanda descrito en este libro protege los nidos de bucles para la ejecución paralela contra errores leves. . Nota de contenido: Introduction -- Fundamentals and Compiler Framework -- Symbolic Parallelization -- Symbolic Multi‐level Parallelization -- On‐demand Fault‐tolerant Loop Processing -- Conclusions. En línea: https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Link: https://biblioteca.umanizales.edu.co/ils/opac_css/index.php?lvl=notice_display&i

