Información del autor
Autor Karri, Ramesh |
Documentos disponibles escritos por este autor (2)



TÃtulo : Hardware Architectures for Post-Quantum Digital Signature Schemes Tipo de documento: documento electrónico Autores: Soni, Deepraj, ; Basu, Kanad, ; Nabeel, Mohammed, ; Aaraj, Najwa, ; Manzano, Marc, ; Karri, Ramesh, Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2021 Número de páginas: XXII, 170 p. 68 ilustraciones, 66 ilustraciones en color. ISBN/ISSN/DL: 978-3-030-57682-0 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Circuito electrónico Objetos cooperantes (Sistemas informáticos) Microprocesador Arquitectura de Computadores Circuitos y sistemas electrónicos Sistemas ciberfÃsicos Arquitecturas de procesador Clasificación: 6.213.815 Resumen: Este libro explora el diseño, la implementación y el análisis basados ​​en C de algoritmos de criptografÃa poscuántica (PQC) para la generación y verificación de firmas. Los autores investigan los algoritmos PQC de la ronda 2 del NIST para la generación y verificación de firmas desde una perspectiva de implementación de hardware, centrándose especialmente en el diseño basado en C, las compensaciones entre potencia, rendimiento y seguridad del área (PPAS) y los flujos de diseño dirigidos a FPGA y ASIC. Describe un conjunto completo de base de código C sintetizable, asà como las implementaciones de hardware para los diferentes tipos de algoritmos PQC, incluidos los basados ​​en celosÃa, los basados ​​en código y los basados ​​en multivariados; Demuestra las optimizaciones y compensaciones de hardware (FPGA y ASIC) y hardware-software de los algoritmos PQC basados ​​en firmas de la ronda 2 del NIST; Permite a los diseñadores crear implementaciones de hardware resistentes a una variedad de canales laterales. Nota de contenido: Introduction -- qTESLA -- CRYSTALS –Dilithium -- MQDSS -- SPHINCS -- Luov -- Falcon -- Picnic -- GeMSS -- Power, Performance, Area, and Security (PPAS) Comparison of the PQC Algorithms -- Conclusions. Tipo de medio : Computadora Summary : This book explores C-based design, implementation, and analysis of post-quantum cryptography (PQC) algorithms for signature generation and verification. The authors investigate NIST round 2 PQC algorithms for signature generation and signature verification from a hardware implementation perspective, especially focusing on C-based design, power-performance-area-security (PPAS) trade-offs and design flows targeting FPGAs and ASICs. Describes a comprehensive set of synthesizable c code base as well as the hardware implementations for the different types of PQC algorithms including lattice-based, code-based, and multivariate-based; Demonstrates the hardware (FPGA and ASIC) and hardware-software optimizations and trade-offs of the NIST round 2 signature-based PQC algorithms; Enables designers to build hardware implementations that are resilient to a variety of side-channels. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Hardware Architectures for Post-Quantum Digital Signature Schemes [documento electrónico] / Soni, Deepraj, ; Basu, Kanad, ; Nabeel, Mohammed, ; Aaraj, Najwa, ; Manzano, Marc, ; Karri, Ramesh, . - 1 ed. . - [s.l.] : Springer, 2021 . - XXII, 170 p. 68 ilustraciones, 66 ilustraciones en color.
ISBN : 978-3-030-57682-0
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Circuito electrónico Objetos cooperantes (Sistemas informáticos) Microprocesador Arquitectura de Computadores Circuitos y sistemas electrónicos Sistemas ciberfÃsicos Arquitecturas de procesador Clasificación: 6.213.815 Resumen: Este libro explora el diseño, la implementación y el análisis basados ​​en C de algoritmos de criptografÃa poscuántica (PQC) para la generación y verificación de firmas. Los autores investigan los algoritmos PQC de la ronda 2 del NIST para la generación y verificación de firmas desde una perspectiva de implementación de hardware, centrándose especialmente en el diseño basado en C, las compensaciones entre potencia, rendimiento y seguridad del área (PPAS) y los flujos de diseño dirigidos a FPGA y ASIC. Describe un conjunto completo de base de código C sintetizable, asà como las implementaciones de hardware para los diferentes tipos de algoritmos PQC, incluidos los basados ​​en celosÃa, los basados ​​en código y los basados ​​en multivariados; Demuestra las optimizaciones y compensaciones de hardware (FPGA y ASIC) y hardware-software de los algoritmos PQC basados ​​en firmas de la ronda 2 del NIST; Permite a los diseñadores crear implementaciones de hardware resistentes a una variedad de canales laterales. Nota de contenido: Introduction -- qTESLA -- CRYSTALS –Dilithium -- MQDSS -- SPHINCS -- Luov -- Falcon -- Picnic -- GeMSS -- Power, Performance, Area, and Security (PPAS) Comparison of the PQC Algorithms -- Conclusions. Tipo de medio : Computadora Summary : This book explores C-based design, implementation, and analysis of post-quantum cryptography (PQC) algorithms for signature generation and verification. The authors investigate NIST round 2 PQC algorithms for signature generation and signature verification from a hardware implementation perspective, especially focusing on C-based design, power-performance-area-security (PPAS) trade-offs and design flows targeting FPGAs and ASICs. Describes a comprehensive set of synthesizable c code base as well as the hardware implementations for the different types of PQC algorithms including lattice-based, code-based, and multivariate-based; Demonstrates the hardware (FPGA and ASIC) and hardware-software optimizations and trade-offs of the NIST round 2 signature-based PQC algorithms; Enables designers to build hardware implementations that are resilient to a variety of side-channels. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...]
TÃtulo : Secure and Trustworthy Cyberphysical Microfluidic Biochips : A practical guide to cutting-edge design techniques for implementing secure and trustworthy cyberphysical microfluidic biochips Tipo de documento: documento electrónico Autores: Tang, Jack, ; Ibrahim, Mohamed, ; Chakrabarty, Krishnendu, ; Karri, Ramesh, Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2020 Número de páginas: XIV, 144 p. 51 ilustraciones, 42 ilustraciones en color. ISBN/ISSN/DL: 978-3-030-18163-5 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Circuitos electrónicos IngenierÃa Biomédica Microprocesadores Arquitectura de Computadores Circuitos y sistemas electrónicos IngenierÃa Biomédica y BioingenierÃa Arquitecturas de procesador Clasificación: 6.213.815 Resumen: Este libro describe novedosas metodologÃas de diseño de biochips de microfluidos y seguridad de hardware para proteger contra ataques de manipulación en biochips de microfluidos ciberfÃsicos (CPMB). También proporciona una visión general de esta naciente área de investigación, que resultará ser un recurso vital para los profesionales en el campo. Este libro muestra cómo las contramedidas basadas en hardware y las innovaciones en el diseño pueden ser una última lÃnea de defensa simple y eficaz, lo que demuestra que ya no es justificable ignorar la seguridad y la confianza en la fase de diseño de los biochips. Proporciona una descripción general de alto nivel de las amenazas de seguridad emergentes que enfrentan los biochips de microfluidos ciberfÃsicos. Analiza el diseño de hardware para la prevención de ataques de manipulación en DMFB. Describe técnicas para la detección de ataques de manipulación en DMFB. Presenta una metodologÃa para la mitigación basada en hardware de ataques de manipulación en estructuras de enrutamiento basadas en flujo. . Nota de contenido: Chapter 1. Cyberphysical Microfluidic Biochips -- Chapter 2. Security and Trust -- Chapter 3. Prevention: Tamper-Resistant Pin-Constrained Digital Microfluidic Biochips -- Chapter 4. Detection: Randomizing Checkpoints on Cyberphysical Digital Microfluidic Biochips -- Chapter 5. Mitigation: Tamper-Mitigating Routing Fabrics -- Chapter 6. Conclusions. Tipo de medio : Computadora Summary : This book describes novel hardware security and microfluidic biochip design methodologies to protect against tampering attacks in cyberphysical microfluidic biochips (CPMBs). It also provides a general overview of this nascent area of research, which will prove to be a vital resource for practitioners in the field.This book shows how hardware-based countermeasures and design innovations can be a simple and effective last line of defense, demonstrating that it is no longer justifiable to ignore security and trust in the design phase of biochips. Provides a high-level overview of emerging security threats facing cyberphysical microfluidic biochips Discusses hardware design for the prevention of tampering attacks on DMFBs Describes techniques for detection of tampering attacks on DMFBs Presents methodology for hardware-based mitigation of tampering attacks on flow-based routing fabrics. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] Secure and Trustworthy Cyberphysical Microfluidic Biochips : A practical guide to cutting-edge design techniques for implementing secure and trustworthy cyberphysical microfluidic biochips [documento electrónico] / Tang, Jack, ; Ibrahim, Mohamed, ; Chakrabarty, Krishnendu, ; Karri, Ramesh, . - 1 ed. . - [s.l.] : Springer, 2020 . - XIV, 144 p. 51 ilustraciones, 42 ilustraciones en color.
ISBN : 978-3-030-18163-5
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Circuitos electrónicos IngenierÃa Biomédica Microprocesadores Arquitectura de Computadores Circuitos y sistemas electrónicos IngenierÃa Biomédica y BioingenierÃa Arquitecturas de procesador Clasificación: 6.213.815 Resumen: Este libro describe novedosas metodologÃas de diseño de biochips de microfluidos y seguridad de hardware para proteger contra ataques de manipulación en biochips de microfluidos ciberfÃsicos (CPMB). También proporciona una visión general de esta naciente área de investigación, que resultará ser un recurso vital para los profesionales en el campo. Este libro muestra cómo las contramedidas basadas en hardware y las innovaciones en el diseño pueden ser una última lÃnea de defensa simple y eficaz, lo que demuestra que ya no es justificable ignorar la seguridad y la confianza en la fase de diseño de los biochips. Proporciona una descripción general de alto nivel de las amenazas de seguridad emergentes que enfrentan los biochips de microfluidos ciberfÃsicos. Analiza el diseño de hardware para la prevención de ataques de manipulación en DMFB. Describe técnicas para la detección de ataques de manipulación en DMFB. Presenta una metodologÃa para la mitigación basada en hardware de ataques de manipulación en estructuras de enrutamiento basadas en flujo. . Nota de contenido: Chapter 1. Cyberphysical Microfluidic Biochips -- Chapter 2. Security and Trust -- Chapter 3. Prevention: Tamper-Resistant Pin-Constrained Digital Microfluidic Biochips -- Chapter 4. Detection: Randomizing Checkpoints on Cyberphysical Digital Microfluidic Biochips -- Chapter 5. Mitigation: Tamper-Mitigating Routing Fabrics -- Chapter 6. Conclusions. Tipo de medio : Computadora Summary : This book describes novel hardware security and microfluidic biochip design methodologies to protect against tampering attacks in cyberphysical microfluidic biochips (CPMBs). It also provides a general overview of this nascent area of research, which will prove to be a vital resource for practitioners in the field.This book shows how hardware-based countermeasures and design innovations can be a simple and effective last line of defense, demonstrating that it is no longer justifiable to ignore security and trust in the design phase of biochips. Provides a high-level overview of emerging security threats facing cyberphysical microfluidic biochips Discusses hardware design for the prevention of tampering attacks on DMFBs Describes techniques for detection of tampering attacks on DMFBs Presents methodology for hardware-based mitigation of tampering attacks on flow-based routing fabrics. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...]