Información de la indexación
Documentos en la biblioteca con la clasificación 6.213.815 (328)
Crear una solicitud de compra Refinar búsqueda
TÃtulo : 5G and E-Band Communication Circuits in Deep-Scaled CMOS Tipo de documento: documento electrónico Autores: Vigilante, Marco, ; Reynaert, Patrick, Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2018 Número de páginas: X, 205 p. 170 ilustraciones, 148 ilustraciones en color. ISBN/ISSN/DL: 978-3-319-72646-5 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Circuitos y sistemas electrónicos Arquitecturas de procesador Clasificación: 6.213.815 Resumen: Este libro analiza técnicas de diseño, detalles de diseño y mediciones de varios bloques de construcción analógicos clave que actualmente limitan el rendimiento de los transceptores 5G y de banda E implementados en CMOS de escala profunda. Los autores presentan desarrollos recientes en VCO de cuadratura de bajo ruido y divisores de frecuencia sin inductores sintonizables. Además, se analiza con gran detalle el diseño de filtros basados ​​en transformadores de banda ancha de baja pérdida que realizan adaptación entre etapas, división/combinación de potencia y transformación de impedancia. Se muestran el diseño y las medidas de un amplificador de bajo ruido, un convertidor reductor y un amplificador de potencia altamente lineal que aprovechan las técnicas propuestas. Todos los prototipos se realizaron con tecnologÃas CMOS avanzadas a escala nanométrica sin la opción de RF de espesor a metal. Analiza las principales implicaciones del escalamiento de la tecnologÃa CMOS en el diseño de circuitos de baja potencia de ondas milimétricas; Incluye técnicas de diseño detalladas, implementaciones de diseño y ejemplos de diseño de osciladores de cuadratura de banda ancha de onda mm, divisores de frecuencia, amplificadores de bajo ruido, convertidores descendentes y amplificadores de potencia altamente lineales de última generación; Proporcionar un trabajo de referencia tanto para neófitos como para ingenieros de diseño de ondas mm más experimentados. Nota de contenido: Introduction -- Gm Stage and Passives in deep-scaled CMOS -- Gain-Bandwidth Enhancement Techniques for mm-Wave fully integrated Amplifiers -- mm-Wave LC VCOs -- mm-Wave Dividers -- mm-Wave Broadband Downconverters -- mm-Wave Highly-Linear Broadband Power Amplifiers -- Conclusion. Tipo de medio : Computadora Summary : This book discusses design techniques, layout details and measurements of several key analog building blocks that currently limit the performance of 5G and E-Band transceivers implemented in deep-scaled CMOS. The authors present recent developments in low-noise quadrature VCOs and tunable inductor-less frequency dividers. Moreover, the design of low-loss broadband transformer-based filters that realize inter-stage matching, power division/combining and impedance transformation is discussed in great detail. The design and measurements of a low-noise amplifier, a downconverter and a highly-linear power amplifier that leverage the proposed techniques are shown. All the prototypes were realized in advanced nanometer scaled CMOS technologies without RF thick to metal option. Discusses the major implication of CMOS technology scaling on mm-Wave low power circuit design; Includes detailed design techniques, layout implementations and design examples of state-of-the-art mm-Wave broadband quadrature oscillators, frequency dividers, low-noise amplifiers, downconverters, and highly-linear power amplifiers; Provide a reference work for neophytes as well as more experienced mm-Wave design engineers. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] 5G and E-Band Communication Circuits in Deep-Scaled CMOS [documento electrónico] / Vigilante, Marco, ; Reynaert, Patrick, . - 1 ed. . - [s.l.] : Springer, 2018 . - X, 205 p. 170 ilustraciones, 148 ilustraciones en color.
ISBN : 978-3-319-72646-5
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Circuitos electrónicos Microprocesadores Arquitectura de Computadores Circuitos y sistemas electrónicos Arquitecturas de procesador Clasificación: 6.213.815 Resumen: Este libro analiza técnicas de diseño, detalles de diseño y mediciones de varios bloques de construcción analógicos clave que actualmente limitan el rendimiento de los transceptores 5G y de banda E implementados en CMOS de escala profunda. Los autores presentan desarrollos recientes en VCO de cuadratura de bajo ruido y divisores de frecuencia sin inductores sintonizables. Además, se analiza con gran detalle el diseño de filtros basados ​​en transformadores de banda ancha de baja pérdida que realizan adaptación entre etapas, división/combinación de potencia y transformación de impedancia. Se muestran el diseño y las medidas de un amplificador de bajo ruido, un convertidor reductor y un amplificador de potencia altamente lineal que aprovechan las técnicas propuestas. Todos los prototipos se realizaron con tecnologÃas CMOS avanzadas a escala nanométrica sin la opción de RF de espesor a metal. Analiza las principales implicaciones del escalamiento de la tecnologÃa CMOS en el diseño de circuitos de baja potencia de ondas milimétricas; Incluye técnicas de diseño detalladas, implementaciones de diseño y ejemplos de diseño de osciladores de cuadratura de banda ancha de onda mm, divisores de frecuencia, amplificadores de bajo ruido, convertidores descendentes y amplificadores de potencia altamente lineales de última generación; Proporcionar un trabajo de referencia tanto para neófitos como para ingenieros de diseño de ondas mm más experimentados. Nota de contenido: Introduction -- Gm Stage and Passives in deep-scaled CMOS -- Gain-Bandwidth Enhancement Techniques for mm-Wave fully integrated Amplifiers -- mm-Wave LC VCOs -- mm-Wave Dividers -- mm-Wave Broadband Downconverters -- mm-Wave Highly-Linear Broadband Power Amplifiers -- Conclusion. Tipo de medio : Computadora Summary : This book discusses design techniques, layout details and measurements of several key analog building blocks that currently limit the performance of 5G and E-Band transceivers implemented in deep-scaled CMOS. The authors present recent developments in low-noise quadrature VCOs and tunable inductor-less frequency dividers. Moreover, the design of low-loss broadband transformer-based filters that realize inter-stage matching, power division/combining and impedance transformation is discussed in great detail. The design and measurements of a low-noise amplifier, a downconverter and a highly-linear power amplifier that leverage the proposed techniques are shown. All the prototypes were realized in advanced nanometer scaled CMOS technologies without RF thick to metal option. Discusses the major implication of CMOS technology scaling on mm-Wave low power circuit design; Includes detailed design techniques, layout implementations and design examples of state-of-the-art mm-Wave broadband quadrature oscillators, frequency dividers, low-noise amplifiers, downconverters, and highly-linear power amplifiers; Provide a reference work for neophytes as well as more experienced mm-Wave design engineers. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...]
TÃtulo : 8051 Microcontrollers : Fundamental Concepts, Hardware, Software and Applications in Electronics Tipo de documento: documento electrónico Autores: Gimenez, Salvador Pinillos, Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2019 Número de páginas: XIII, 322 p. 172 ilustraciones, 47 ilustraciones en color. ISBN/ISSN/DL: 978-3-319-76439-9 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Circuitos electrónicos Electrónica Microprocesadores Arquitectura de Computadores Circuitos y sistemas electrónicos Electrónica y Microelectrónica Instrumentación Arquitecturas de procesador Clasificación: 6.213.815 Resumen: Este libro de texto describe en detalle la información fundamental sobre el microcontrolador 8051 y enseña cuidadosamente a los lectores cómo utilizar el microcontrolador para crear hardware y software electrónicos. Además de la discusión de los aspectos internos del 8051, este texto incluye numerosos ejemplos resueltos, ejercicios de final de capÃtulo, proyectos prácticos y de laboratorio. Explica los aspectos internos del hardware 8051 y se relaciona con los principios generales de la arquitectura informática; Demuestra cómo implementar diversas aplicaciones electrónicas, con diseño de hardware y software para microcontroladores 8051; Incluye numerosos ejemplos resueltos, ejercicios de final de capÃtulo, proyectos prácticos y de laboratorio. Nota de contenido: Fundamental Concepts of Computer Systems -- 8051 Core Microcontrollers -- 8051 - Core Microcontroller Instruction Set -- Flowchart and Assembly Programming -- Subroutine and Structuring of the Assembly Programming Language -- Input/output Ports of 8051 - Core Microcontrollers -- Basic 8051 - Core Microcontroller Interruptions -- Timers/Counters of the 8051 Core Microcontroller -- The Serial Communication Interface of the 8051 - Core Microcontroller. Tipo de medio : Computadora Summary : This textbook describes in detail the fundamental information about the 8051 microcontroller and it carefully teaches readers how to use the microcontroller to make both electronics hardware and software. In addition to discussion of the 8051 internals, this text includes numerous, solved examples, end-of-chapter exercises, laboratory and practical projects. Explains internals of 8051 hardware and relates to general principles of computer architecture; Demonstrates how to implement various electronics applications, with hardware and software design for 8051 microcontrollers; Includes numerous, solved examples, end-of-chapter exercises, laboratory and practical projects. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] 8051 Microcontrollers : Fundamental Concepts, Hardware, Software and Applications in Electronics [documento electrónico] / Gimenez, Salvador Pinillos, . - 1 ed. . - [s.l.] : Springer, 2019 . - XIII, 322 p. 172 ilustraciones, 47 ilustraciones en color.
ISBN : 978-3-319-76439-9
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Circuitos electrónicos Electrónica Microprocesadores Arquitectura de Computadores Circuitos y sistemas electrónicos Electrónica y Microelectrónica Instrumentación Arquitecturas de procesador Clasificación: 6.213.815 Resumen: Este libro de texto describe en detalle la información fundamental sobre el microcontrolador 8051 y enseña cuidadosamente a los lectores cómo utilizar el microcontrolador para crear hardware y software electrónicos. Además de la discusión de los aspectos internos del 8051, este texto incluye numerosos ejemplos resueltos, ejercicios de final de capÃtulo, proyectos prácticos y de laboratorio. Explica los aspectos internos del hardware 8051 y se relaciona con los principios generales de la arquitectura informática; Demuestra cómo implementar diversas aplicaciones electrónicas, con diseño de hardware y software para microcontroladores 8051; Incluye numerosos ejemplos resueltos, ejercicios de final de capÃtulo, proyectos prácticos y de laboratorio. Nota de contenido: Fundamental Concepts of Computer Systems -- 8051 Core Microcontrollers -- 8051 - Core Microcontroller Instruction Set -- Flowchart and Assembly Programming -- Subroutine and Structuring of the Assembly Programming Language -- Input/output Ports of 8051 - Core Microcontrollers -- Basic 8051 - Core Microcontroller Interruptions -- Timers/Counters of the 8051 Core Microcontroller -- The Serial Communication Interface of the 8051 - Core Microcontroller. Tipo de medio : Computadora Summary : This textbook describes in detail the fundamental information about the 8051 microcontroller and it carefully teaches readers how to use the microcontroller to make both electronics hardware and software. In addition to discussion of the 8051 internals, this text includes numerous, solved examples, end-of-chapter exercises, laboratory and practical projects. Explains internals of 8051 hardware and relates to general principles of computer architecture; Demonstrates how to implement various electronics applications, with hardware and software design for 8051 microcontrollers; Includes numerous, solved examples, end-of-chapter exercises, laboratory and practical projects. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...]
TÃtulo : A Journey of Embedded and Cyber-Physical Systems : Essays Dedicated to Peter Marwedel on the Occasion of His 70th Birthday Tipo de documento: documento electrónico Autores: Chen, Jian-Jia, Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2021 Número de páginas: XV, 176 p. 118 ilustraciones, 54 ilustraciones en color. ISBN/ISSN/DL: 978-3-030-47487-4 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Circuitos electrónicos Objetos cooperantes (Sistemas informáticos) Electrónica Circuitos y sistemas electrónicos Sistemas ciberfÃsicos Electrónica y Microelectrónica Instrumentación Clasificación: 6.213.815 Resumen: Este libro de acceso abierto celebra los destacados logros del profesor Peter Marwedel en compiladores, sistemas integrados y sistemas ciberfÃsicos. Las contribuciones del libro resumen el contenido de las conferencias invitadas impartidas en el taller "Sistemas integrados" que tuvo lugar en la Universidad Técnica de Dortmund a principios de julio de 2019 en honor al septuagésimo cumpleaños del profesor Marwedel. Proporciona una visión integral de investigadores lÃderes con respecto al pasado, presente y futuro del diseño de sistemas integrados y ciberfÃsicos; Analiza los desafÃos y (potenciales) soluciones de teóricos y profesionales sobre modelado, diseño, análisis y optimización de sistemas integrados y ciberfÃsicos; Incluye cobertura de verificación de modelos, comunicación, sistemas de ejecución de software, sistemas operativos y computación en tiempo real. Nota de contenido: Chapter 1. Peter Marwedel and the Department of Computer Science of the TU Dortmund University -- Chapter 2. Testing Implementation Soundness of a WCET Analysis Tool. Chapter 3. The Dynamic Random Access Memory Challenge in Embedded Computing Systems -- Chapter 4. On the Formalism and Properties of Timing Analyses in Real-Time Embedded Systems -- Chapter 5. ASSISTECH: An Accidental Journey into Assistive Technology -- Chapter 6. Reflecting on Self-aware Systems-on-Chip -- Chapter 7. Pushing the Limits of Parallel Discrete Event Simulation for SystemC -- Chapter 8. Impact of Negative Capacitance Transistor (NCFET) on Many-Core Systems -- Chapter 9. Run-Time Enforcement of Non-functional Program Properties on MPSoCs -- Chapter 10. Compilation for Real-Time Systems a Decade After Predator. Tipo de medio : Computadora Summary : This Open Access book celebrates Professor Peter Marwedel's outstanding achievements in compilers, embedded systems, and cyber-physical systems. The contributions in the book summarize the content of invited lectures given at the workshop "Embedded Systems" held at the Technical University Dortmund in early July 2019 in honor of Professor Marwedel's seventieth birthday. Provides a comprehensive view from leading researchers with respect to the past, present, and future of the design of embedded and cyber-physical systems; Discusses challenges and (potential) solutions from theoreticians and practitioners on modeling, design, analysis, and optimization for embedded and cyber-physical systems; Includes coverage of model verification, communication, software runtime systems, operating systems and real-time computing. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] A Journey of Embedded and Cyber-Physical Systems : Essays Dedicated to Peter Marwedel on the Occasion of His 70th Birthday [documento electrónico] / Chen, Jian-Jia, . - 1 ed. . - [s.l.] : Springer, 2021 . - XV, 176 p. 118 ilustraciones, 54 ilustraciones en color.
ISBN : 978-3-030-47487-4
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Circuitos electrónicos Objetos cooperantes (Sistemas informáticos) Electrónica Circuitos y sistemas electrónicos Sistemas ciberfÃsicos Electrónica y Microelectrónica Instrumentación Clasificación: 6.213.815 Resumen: Este libro de acceso abierto celebra los destacados logros del profesor Peter Marwedel en compiladores, sistemas integrados y sistemas ciberfÃsicos. Las contribuciones del libro resumen el contenido de las conferencias invitadas impartidas en el taller "Sistemas integrados" que tuvo lugar en la Universidad Técnica de Dortmund a principios de julio de 2019 en honor al septuagésimo cumpleaños del profesor Marwedel. Proporciona una visión integral de investigadores lÃderes con respecto al pasado, presente y futuro del diseño de sistemas integrados y ciberfÃsicos; Analiza los desafÃos y (potenciales) soluciones de teóricos y profesionales sobre modelado, diseño, análisis y optimización de sistemas integrados y ciberfÃsicos; Incluye cobertura de verificación de modelos, comunicación, sistemas de ejecución de software, sistemas operativos y computación en tiempo real. Nota de contenido: Chapter 1. Peter Marwedel and the Department of Computer Science of the TU Dortmund University -- Chapter 2. Testing Implementation Soundness of a WCET Analysis Tool. Chapter 3. The Dynamic Random Access Memory Challenge in Embedded Computing Systems -- Chapter 4. On the Formalism and Properties of Timing Analyses in Real-Time Embedded Systems -- Chapter 5. ASSISTECH: An Accidental Journey into Assistive Technology -- Chapter 6. Reflecting on Self-aware Systems-on-Chip -- Chapter 7. Pushing the Limits of Parallel Discrete Event Simulation for SystemC -- Chapter 8. Impact of Negative Capacitance Transistor (NCFET) on Many-Core Systems -- Chapter 9. Run-Time Enforcement of Non-functional Program Properties on MPSoCs -- Chapter 10. Compilation for Real-Time Systems a Decade After Predator. Tipo de medio : Computadora Summary : This Open Access book celebrates Professor Peter Marwedel's outstanding achievements in compilers, embedded systems, and cyber-physical systems. The contributions in the book summarize the content of invited lectures given at the workshop "Embedded Systems" held at the Technical University Dortmund in early July 2019 in honor of Professor Marwedel's seventieth birthday. Provides a comprehensive view from leading researchers with respect to the past, present, and future of the design of embedded and cyber-physical systems; Discusses challenges and (potential) solutions from theoreticians and practitioners on modeling, design, analysis, and optimization for embedded and cyber-physical systems; Includes coverage of model verification, communication, software runtime systems, operating systems and real-time computing. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] A New Family of CMOS Cascode-Free Amplifiers with High Energy-Efficiency and Improved Gain / Póvoa, Ricardo Filipe Sereno
TÃtulo : A New Family of CMOS Cascode-Free Amplifiers with High Energy-Efficiency and Improved Gain Tipo de documento: documento electrónico Autores: Póvoa, Ricardo Filipe Sereno, ; Goes, João Carlos da Palma, ; Horta, Nuno Cavaco Gomes, Mención de edición: 1 ed. Editorial: [s.l.] : Springer Fecha de publicación: 2019 Número de páginas: XVI, 141 p. 121 ilustraciones, 53 ilustraciones en color. ISBN/ISSN/DL: 978-3-319-95207-9 Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Circuitos electrónicos Procesamiento de la señal Electrónica Circuitos y sistemas electrónicos Procesamiento de señales voz e imágenes Electrónica y Microelectrónica Instrumentación Clasificación: 6.213.815 Resumen: Este libro aborda la necesidad de amplificadores energéticamente eficientes, proporcionando estrategias de mejora de ganancia, adecuados para funcionar en paralelo con voltajes de suministro más bajos, mediante la introducción de una nueva familia de amplificadores de una sola etapa sin cascodo, con un diseño, optimización, fabricación y evaluación experimental adecuados. . Los autores describen varias topologÃas, utilizando el nodo de tecnologÃa CMOS de 130 nm UMC con dispositivos VT estándar, como prueba de concepto, logrando resultados mucho más allá de lo que se puede lograr con un amplificador clásico de código plegado de una sola etapa. Los lectores aprenderán sobre una nueva familia de circuitos con una amplia gama de aplicaciones, junto con la familiarización con una metodologÃa de automatización de diseño electrónico de última generación utilizada para explorar el espacio de diseño de la familia de circuitos propuesta. Presenta una nueva familia de amplificadores CMOS sin cascode con alta eficiencia energética y ganancia mejorada; Describe topologÃas de circuitos innovadoras: los combinadores de voltaje OTA polarizados (suministrados por una fuente de 3,3 V); los Combinadores de voltaje OTA polarizados con Current Starving, para mayor ganancia y eficiencia energética (suministrados por una fuente de 3,3 V); los combinadores de voltaje plegados OTA polarizados (alimentados por fuentes de 1,2 V a 0,9 V); y un OTA polarizado por combinadores de voltaje dinámico, para convertidores analógicos a digitales de alto rendimiento (alimentados por una fuente de 1,2 V); Permite a los lectores alcanzar mejores resultados que los que se pueden lograr con los amplificadores clásicos de código plegado de una sola etapa, con resultados de última generación en el contexto de amplificadores polarizados dinámicamente. Nota de contenido: Introduction -- Background and State-of-the-art -- Proposed Architectures and Practical Realizations -- Optimization Design and Simulation Results -- Integrated Prototypes and Experimental Evaluation -- Conclusions. Tipo de medio : Computadora Summary : This book addresses the need for energy-efficient amplifiers, providing gain enhancement strategies, suitable to run in parallel with lower supply voltages, by introducing a new family of single-stage cascode-free amplifiers, with proper design, optimization, fabrication and experimental evaluation. The authors describe several topologies, using the UMC 130 nm CMOS technology node with standard-VT devices, for proof-of-concept, achieving results far beyond what is achievable with a classic single-stage folded-cascode amplifier. Readers will learn about a new family of circuits with a broad range of applications, together with the familiarization with a state-of-the-art electronic design automation methodology used to explore the design space of the proposed circuit family. Introduces a new family of CMOS cascode-free amplifiers with high energy-efficiency and improved gain; Describes innovative circuit topologies: the Voltage-Combiners biased OTA (supplied by a 3.3 V source); the Voltage-Combiners biased OTA with Current Starving, for higher gain and energy-efficiency (supplied by a 3.3 V source); the Folded Voltage-Combiners biased OTA (supplied by sources from 1.2 V to 0.9 V); and a Dynamic Voltage-Combiners biased OTA, for high performance analog-to-digital converters (supplied by a 1.2 V source); Enables readers to reach better results than what is achievable with classic single-stage folded-cascode amplifiers, with state-of-the-art results in the context of dynamically biased amplifiers;. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] A New Family of CMOS Cascode-Free Amplifiers with High Energy-Efficiency and Improved Gain [documento electrónico] / Póvoa, Ricardo Filipe Sereno, ; Goes, João Carlos da Palma, ; Horta, Nuno Cavaco Gomes, . - 1 ed. . - [s.l.] : Springer, 2019 . - XVI, 141 p. 121 ilustraciones, 53 ilustraciones en color.
ISBN : 978-3-319-95207-9
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Circuitos electrónicos Procesamiento de la señal Electrónica Circuitos y sistemas electrónicos Procesamiento de señales voz e imágenes Electrónica y Microelectrónica Instrumentación Clasificación: 6.213.815 Resumen: Este libro aborda la necesidad de amplificadores energéticamente eficientes, proporcionando estrategias de mejora de ganancia, adecuados para funcionar en paralelo con voltajes de suministro más bajos, mediante la introducción de una nueva familia de amplificadores de una sola etapa sin cascodo, con un diseño, optimización, fabricación y evaluación experimental adecuados. . Los autores describen varias topologÃas, utilizando el nodo de tecnologÃa CMOS de 130 nm UMC con dispositivos VT estándar, como prueba de concepto, logrando resultados mucho más allá de lo que se puede lograr con un amplificador clásico de código plegado de una sola etapa. Los lectores aprenderán sobre una nueva familia de circuitos con una amplia gama de aplicaciones, junto con la familiarización con una metodologÃa de automatización de diseño electrónico de última generación utilizada para explorar el espacio de diseño de la familia de circuitos propuesta. Presenta una nueva familia de amplificadores CMOS sin cascode con alta eficiencia energética y ganancia mejorada; Describe topologÃas de circuitos innovadoras: los combinadores de voltaje OTA polarizados (suministrados por una fuente de 3,3 V); los Combinadores de voltaje OTA polarizados con Current Starving, para mayor ganancia y eficiencia energética (suministrados por una fuente de 3,3 V); los combinadores de voltaje plegados OTA polarizados (alimentados por fuentes de 1,2 V a 0,9 V); y un OTA polarizado por combinadores de voltaje dinámico, para convertidores analógicos a digitales de alto rendimiento (alimentados por una fuente de 1,2 V); Permite a los lectores alcanzar mejores resultados que los que se pueden lograr con los amplificadores clásicos de código plegado de una sola etapa, con resultados de última generación en el contexto de amplificadores polarizados dinámicamente. Nota de contenido: Introduction -- Background and State-of-the-art -- Proposed Architectures and Practical Realizations -- Optimization Design and Simulation Results -- Integrated Prototypes and Experimental Evaluation -- Conclusions. Tipo de medio : Computadora Summary : This book addresses the need for energy-efficient amplifiers, providing gain enhancement strategies, suitable to run in parallel with lower supply voltages, by introducing a new family of single-stage cascode-free amplifiers, with proper design, optimization, fabrication and experimental evaluation. The authors describe several topologies, using the UMC 130 nm CMOS technology node with standard-VT devices, for proof-of-concept, achieving results far beyond what is achievable with a classic single-stage folded-cascode amplifier. Readers will learn about a new family of circuits with a broad range of applications, together with the familiarization with a state-of-the-art electronic design automation methodology used to explore the design space of the proposed circuit family. Introduces a new family of CMOS cascode-free amplifiers with high energy-efficiency and improved gain; Describes innovative circuit topologies: the Voltage-Combiners biased OTA (supplied by a 3.3 V source); the Voltage-Combiners biased OTA with Current Starving, for higher gain and energy-efficiency (supplied by a 3.3 V source); the Folded Voltage-Combiners biased OTA (supplied by sources from 1.2 V to 0.9 V); and a Dynamic Voltage-Combiners biased OTA, for high performance analog-to-digital converters (supplied by a 1.2 V source); Enables readers to reach better results than what is achievable with classic single-stage folded-cascode amplifiers, with state-of-the-art results in the context of dynamically biased amplifiers;. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] A Polymer Cochlear Electrode Array: Atraumatic Deep Insertion, Tripolar Stimulation, and Long-Term Reliability / Gwon, Tae Mok
TÃtulo : A Polymer Cochlear Electrode Array: Atraumatic Deep Insertion, Tripolar Stimulation, and Long-Term Reliability Tipo de documento: documento electrónico Autores: Gwon, Tae Mok, Mención de edición: 1 ed. Editorial: Singapore [Malasia] : Springer Fecha de publicación: 2018 Número de páginas: XXV, 88 p. 62 ilustraciones ISBN/ISSN/DL: 978-981-1304729-- Nota general: Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos. Idioma : Inglés (eng) Palabras clave: Circuitos electrónicos IngenierÃa Biomédica Superficies (TecnologÃa) Peliculas delgadas PolÃmeros Bioinformática Circuitos y sistemas electrónicos IngenierÃa Biomédica y BioingenierÃa Superficies Interfaces y PelÃcula Delgada BiologÃa Computacional y de Sistemas Clasificación: 6.213.815 Resumen: Este libro describe el diseño, la fabricación y la evaluación de una interfaz neuronal basada en polÃmeros para una matriz de electrodos cocleares, revisada en términos de proceso de fabricación, funcionalidad y confiabilidad. Los dispositivos basados ​​en polÃmeros han atraÃdo la atención en el campo de las prótesis neurales debido a su flexibilidad y compatibilidad con el proceso de microfabricación. Un polÃmero de cristal lÃquido (LCP) es un polÃmero inerte y altamente resistente al agua adecuado para la encapsulación de componentes electrónicos y como material de sustrato para fabricar interfaces neuronales. El autor ha diseñado, fabricado y evaluado una matriz de electrodos cocleares basada en LCP para un implante coclear mejorado a base de polÃmeros. La tesis aborda 3 temas clave: inserción profunda atraumática, estimulación tripolar y confiabilidad a largo plazo. La inserción atraumática del electrodo intracoclear y la consiguiente preservación de la audición residual se han vuelto esenciales en la implantación coclear de última generación. Para alcanzar dichos objetivos, se presenta un novedoso diseño cónico de una matriz de electrodos cocleares basada en LCP. Para implantes cocleares de alta densidad y tono reconocible, se debe evitar la interacción del canal. Se ha demostrado que la estimulación tripolar local utilizando sitios de electrodos de múltiples capas logra una estimulación eléctrica altamente enfocada. Esta tesis aborda otra cuestión vital en los implantes neuronales basados ​​en polÃmeros: la cuestión de la fiabilidad a largo plazo. Después de sugerir un nuevo método de formación de entrelazados mecánicos para mejorar la adhesión polÃmero-metal, el autor realiza pruebas de envejecimiento acelerado para verificar la eficacia del método. Los tres temas antes mencionados han sido examinados minuciosamente a través de varios estudios in vitro e in vivo. La verificación prevé el desarrollo de una matriz de electrodos cocleares basada en LCP para una inserción profunda atraumática, estimulación avanzada e implante clÃnico a largo plazo. Nota de contenido: Abstract -- Contents -- List of Figures -- List of Tables -- List of Abbreviations -- Chapter 1 Introduction -- 1.1 Overview of Neural Prostheses and Cochlear Implants -- 1.2 Review of Cochlear Electrode Arrays -- 1.3 Proposed Polymer Cochlear Electrode Array -- 1.4 Long-Term Reliability of Polymer-Based Neural Prostheses -- 1.5 Objectives of the Dissertation -- Chapter 2 Materials and Methods -- 2.1 Liquid Crystal Polymer (LCP) -- 2.2 Cochlear Electrode Array for Atraumatic Deep Insertion -- 2.3 Polymer Electrode Array for Tripolar Stimulation -- 2.4 Long-Term Reliability Analysis of LCP-Based Neural Implants -- Chapter 3 Results -- 3.1 LCP-Based Cochlear Electrode Array for Atraumatic Deep Insertion -- 3.2 Polymer Electrode Array for Tripolar Stimulation -- 3.3 Long-Term Device Reliability -- Method -- Chapter 4 Discussion -- 4.1 LCP-Based Cochlear Electrode Arraysfor Atraumatic Deep Insertion -- 4.2 Power Consumption and Stimulation Threshold of Tripolar Stimulation -- 4.3 Technical Strategies toImprove Device Reliability -- 4.4 Review of Long-Term Reliability of LCP-Based Devices -- Chapter 5 Conclusion -- References. Tipo de medio : Computadora Summary : This book describes the design, fabrication and evaluation of a polymer-based neural interface for a cochlear electrode array, reviewed in terms of fabrication process, functionality, and reliability. Polymer-based devices have attracted attention in the neural prosthetic field due to their flexibility and compatibility with micro-fabrication process. A liquid crystal polymer (LCP) is an inert, highly water-resistant polymer suitable for the encapsulation of electronic components and as a substrate material for fabricating neural interfaces. The author has designed, fabricated, and evaluated an LCP-based cochlear electrode array for an improved polymer-based cochlear implant. The thesis deals with 3 key topics: atraumatic deep insertion, tripolar stimulation, and long-term reliability. Atraumatic insertion of the intracochlear electrode and resulting preservation of residual hearing have become essential in state–of-the-art cochlear implantation. A novel tapered design of an LCP-based cochlear electrode array is presented to meet such goals. For high-density and pitch-recognizable cochlear implant, channel interaction should be avoided. Local tripolar stimulation using multi-layered electrode sites are shown to achieve highly focused electrical stimulation. This thesis addresses another vital issue in the polymer-based neural implants: the long-term reliability issue. After suggesting a new method of forming mechanical interlocking to improve polymer-metal adhesion, the author performs accelerating aging tests to verify the method's efficacy. The aforementioned three topics have been thoroughly examined through various in vitro and in vivo studies. Verification foresees the development of LCP-based cochlear electrode array for an atraumatic deep insertion, advanced stimulation, and long-term clinical implant. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] A Polymer Cochlear Electrode Array: Atraumatic Deep Insertion, Tripolar Stimulation, and Long-Term Reliability [documento electrónico] / Gwon, Tae Mok, . - 1 ed. . - Singapore [Malasia] : Springer, 2018 . - XXV, 88 p. 62 ilustraciones.
ISBN : 978-981-1304729--
Libro disponible en la plataforma SpringerLink. Descarga y lectura en formatos PDF, HTML y ePub. Descarga completa o por capítulos.
Idioma : Inglés (eng)
Palabras clave: Circuitos electrónicos IngenierÃa Biomédica Superficies (TecnologÃa) Peliculas delgadas PolÃmeros Bioinformática Circuitos y sistemas electrónicos IngenierÃa Biomédica y BioingenierÃa Superficies Interfaces y PelÃcula Delgada BiologÃa Computacional y de Sistemas Clasificación: 6.213.815 Resumen: Este libro describe el diseño, la fabricación y la evaluación de una interfaz neuronal basada en polÃmeros para una matriz de electrodos cocleares, revisada en términos de proceso de fabricación, funcionalidad y confiabilidad. Los dispositivos basados ​​en polÃmeros han atraÃdo la atención en el campo de las prótesis neurales debido a su flexibilidad y compatibilidad con el proceso de microfabricación. Un polÃmero de cristal lÃquido (LCP) es un polÃmero inerte y altamente resistente al agua adecuado para la encapsulación de componentes electrónicos y como material de sustrato para fabricar interfaces neuronales. El autor ha diseñado, fabricado y evaluado una matriz de electrodos cocleares basada en LCP para un implante coclear mejorado a base de polÃmeros. La tesis aborda 3 temas clave: inserción profunda atraumática, estimulación tripolar y confiabilidad a largo plazo. La inserción atraumática del electrodo intracoclear y la consiguiente preservación de la audición residual se han vuelto esenciales en la implantación coclear de última generación. Para alcanzar dichos objetivos, se presenta un novedoso diseño cónico de una matriz de electrodos cocleares basada en LCP. Para implantes cocleares de alta densidad y tono reconocible, se debe evitar la interacción del canal. Se ha demostrado que la estimulación tripolar local utilizando sitios de electrodos de múltiples capas logra una estimulación eléctrica altamente enfocada. Esta tesis aborda otra cuestión vital en los implantes neuronales basados ​​en polÃmeros: la cuestión de la fiabilidad a largo plazo. Después de sugerir un nuevo método de formación de entrelazados mecánicos para mejorar la adhesión polÃmero-metal, el autor realiza pruebas de envejecimiento acelerado para verificar la eficacia del método. Los tres temas antes mencionados han sido examinados minuciosamente a través de varios estudios in vitro e in vivo. La verificación prevé el desarrollo de una matriz de electrodos cocleares basada en LCP para una inserción profunda atraumática, estimulación avanzada e implante clÃnico a largo plazo. Nota de contenido: Abstract -- Contents -- List of Figures -- List of Tables -- List of Abbreviations -- Chapter 1 Introduction -- 1.1 Overview of Neural Prostheses and Cochlear Implants -- 1.2 Review of Cochlear Electrode Arrays -- 1.3 Proposed Polymer Cochlear Electrode Array -- 1.4 Long-Term Reliability of Polymer-Based Neural Prostheses -- 1.5 Objectives of the Dissertation -- Chapter 2 Materials and Methods -- 2.1 Liquid Crystal Polymer (LCP) -- 2.2 Cochlear Electrode Array for Atraumatic Deep Insertion -- 2.3 Polymer Electrode Array for Tripolar Stimulation -- 2.4 Long-Term Reliability Analysis of LCP-Based Neural Implants -- Chapter 3 Results -- 3.1 LCP-Based Cochlear Electrode Array for Atraumatic Deep Insertion -- 3.2 Polymer Electrode Array for Tripolar Stimulation -- 3.3 Long-Term Device Reliability -- Method -- Chapter 4 Discussion -- 4.1 LCP-Based Cochlear Electrode Arraysfor Atraumatic Deep Insertion -- 4.2 Power Consumption and Stimulation Threshold of Tripolar Stimulation -- 4.3 Technical Strategies toImprove Device Reliability -- 4.4 Review of Long-Term Reliability of LCP-Based Devices -- Chapter 5 Conclusion -- References. Tipo de medio : Computadora Summary : This book describes the design, fabrication and evaluation of a polymer-based neural interface for a cochlear electrode array, reviewed in terms of fabrication process, functionality, and reliability. Polymer-based devices have attracted attention in the neural prosthetic field due to their flexibility and compatibility with micro-fabrication process. A liquid crystal polymer (LCP) is an inert, highly water-resistant polymer suitable for the encapsulation of electronic components and as a substrate material for fabricating neural interfaces. The author has designed, fabricated, and evaluated an LCP-based cochlear electrode array for an improved polymer-based cochlear implant. The thesis deals with 3 key topics: atraumatic deep insertion, tripolar stimulation, and long-term reliability. Atraumatic insertion of the intracochlear electrode and resulting preservation of residual hearing have become essential in state–of-the-art cochlear implantation. A novel tapered design of an LCP-based cochlear electrode array is presented to meet such goals. For high-density and pitch-recognizable cochlear implant, channel interaction should be avoided. Local tripolar stimulation using multi-layered electrode sites are shown to achieve highly focused electrical stimulation. This thesis addresses another vital issue in the polymer-based neural implants: the long-term reliability issue. After suggesting a new method of forming mechanical interlocking to improve polymer-metal adhesion, the author performs accelerating aging tests to verify the method's efficacy. The aforementioned three topics have been thoroughly examined through various in vitro and in vivo studies. Verification foresees the development of LCP-based cochlear electrode array for an atraumatic deep insertion, advanced stimulation, and long-term clinical implant. Enlace de acceso : https://link-springer-com.biblioproxy.umanizales.edu.co/referencework/10.1007/97 [...] PermalinkPermalinkPermalinkPermalinkPermalinkPermalinkPermalinkPermalinkPermalinkPermalink